#ifndef GAUDI2_FW_IF_H
#define GAUDI2_FW_IF_H
#define GAUDI2_EVENT_QUEUE_MSIX_IDX …
#define UBOOT_FW_OFFSET …
#define LINUX_FW_OFFSET …
#define GAUDI2_PLL_FREQ_LOW …
#define GAUDI2_SP_SRAM_BASE_ADDR …
#define GAUDI2_MAILBOX_BASE_ADDR …
#define GAUDI2_NUM_MME …
#define NUM_OF_GPIOS_PER_PORT …
#define GAUDI2_WD_GPIO …
#define GAUDI2_ARCPID_TX_MB_SIZE …
#define GAUDI2_ARCPID_RX_MB_SIZE …
#define GAUDI2_ARM_TX_MB_SIZE …
#define GAUDI2_ARM_RX_MB_SIZE …
#define GAUDI2_DCCM_BASE_ADDR …
#define GAUDI2_ARM_TX_MB_ADDR …
#define GAUDI2_ARM_RX_MB_ADDR …
#define GAUDI2_ARCPID_TX_MB_ADDR …
#define GAUDI2_ARCPID_RX_MB_ADDR …
#define GAUDI2_ARM_TX_MB_OFFSET …
#define GAUDI2_ARM_RX_MB_OFFSET …
#define POWER_MODE_LEVELS …
enum gaudi2_fw_status { … };
enum gaudi2_rst_src { … };
struct gaudi2_redundancy_ctx { … } __packed;
#endif