#ifndef ASIC_REG_MME2_RTR_REGS_H_
#define ASIC_REG_MME2_RTR_REGS_H_
#define mmMME2_RTR_HBW_RD_RQ_E_ARB …
#define mmMME2_RTR_HBW_RD_RQ_W_ARB …
#define mmMME2_RTR_HBW_RD_RQ_N_ARB …
#define mmMME2_RTR_HBW_RD_RQ_S_ARB …
#define mmMME2_RTR_HBW_RD_RQ_L_ARB …
#define mmMME2_RTR_HBW_E_ARB_MAX …
#define mmMME2_RTR_HBW_W_ARB_MAX …
#define mmMME2_RTR_HBW_N_ARB_MAX …
#define mmMME2_RTR_HBW_S_ARB_MAX …
#define mmMME2_RTR_HBW_L_ARB_MAX …
#define mmMME2_RTR_HBW_RD_RS_MAX_CREDIT …
#define mmMME2_RTR_HBW_WR_RQ_MAX_CREDIT …
#define mmMME2_RTR_HBW_RD_RQ_MAX_CREDIT …
#define mmMME2_RTR_HBW_RD_RS_E_ARB …
#define mmMME2_RTR_HBW_RD_RS_W_ARB …
#define mmMME2_RTR_HBW_RD_RS_N_ARB …
#define mmMME2_RTR_HBW_RD_RS_S_ARB …
#define mmMME2_RTR_HBW_RD_RS_L_ARB …
#define mmMME2_RTR_HBW_WR_RQ_E_ARB …
#define mmMME2_RTR_HBW_WR_RQ_W_ARB …
#define mmMME2_RTR_HBW_WR_RQ_N_ARB …
#define mmMME2_RTR_HBW_WR_RQ_S_ARB …
#define mmMME2_RTR_HBW_WR_RQ_L_ARB …
#define mmMME2_RTR_HBW_WR_RS_E_ARB …
#define mmMME2_RTR_HBW_WR_RS_W_ARB …
#define mmMME2_RTR_HBW_WR_RS_N_ARB …
#define mmMME2_RTR_HBW_WR_RS_S_ARB …
#define mmMME2_RTR_HBW_WR_RS_L_ARB …
#define mmMME2_RTR_LBW_RD_RQ_E_ARB …
#define mmMME2_RTR_LBW_RD_RQ_W_ARB …
#define mmMME2_RTR_LBW_RD_RQ_N_ARB …
#define mmMME2_RTR_LBW_RD_RQ_S_ARB …
#define mmMME2_RTR_LBW_RD_RQ_L_ARB …
#define mmMME2_RTR_LBW_E_ARB_MAX …
#define mmMME2_RTR_LBW_W_ARB_MAX …
#define mmMME2_RTR_LBW_N_ARB_MAX …
#define mmMME2_RTR_LBW_S_ARB_MAX …
#define mmMME2_RTR_LBW_L_ARB_MAX …
#define mmMME2_RTR_LBW_SRAM_MAX_CREDIT …
#define mmMME2_RTR_LBW_RD_RS_E_ARB …
#define mmMME2_RTR_LBW_RD_RS_W_ARB …
#define mmMME2_RTR_LBW_RD_RS_N_ARB …
#define mmMME2_RTR_LBW_RD_RS_S_ARB …
#define mmMME2_RTR_LBW_RD_RS_L_ARB …
#define mmMME2_RTR_LBW_WR_RQ_E_ARB …
#define mmMME2_RTR_LBW_WR_RQ_W_ARB …
#define mmMME2_RTR_LBW_WR_RQ_N_ARB …
#define mmMME2_RTR_LBW_WR_RQ_S_ARB …
#define mmMME2_RTR_LBW_WR_RQ_L_ARB …
#define mmMME2_RTR_LBW_WR_RS_E_ARB …
#define mmMME2_RTR_LBW_WR_RS_W_ARB …
#define mmMME2_RTR_LBW_WR_RS_N_ARB …
#define mmMME2_RTR_LBW_WR_RS_S_ARB …
#define mmMME2_RTR_LBW_WR_RS_L_ARB …
#define mmMME2_RTR_DBG_E_ARB …
#define mmMME2_RTR_DBG_W_ARB …
#define mmMME2_RTR_DBG_N_ARB …
#define mmMME2_RTR_DBG_S_ARB …
#define mmMME2_RTR_DBG_L_ARB …
#define mmMME2_RTR_DBG_E_ARB_MAX …
#define mmMME2_RTR_DBG_W_ARB_MAX …
#define mmMME2_RTR_DBG_N_ARB_MAX …
#define mmMME2_RTR_DBG_S_ARB_MAX …
#define mmMME2_RTR_DBG_L_ARB_MAX …
#define mmMME2_RTR_SPLIT_COEF_0 …
#define mmMME2_RTR_SPLIT_COEF_1 …
#define mmMME2_RTR_SPLIT_COEF_2 …
#define mmMME2_RTR_SPLIT_COEF_3 …
#define mmMME2_RTR_SPLIT_COEF_4 …
#define mmMME2_RTR_SPLIT_COEF_5 …
#define mmMME2_RTR_SPLIT_COEF_6 …
#define mmMME2_RTR_SPLIT_COEF_7 …
#define mmMME2_RTR_SPLIT_COEF_8 …
#define mmMME2_RTR_SPLIT_COEF_9 …
#define mmMME2_RTR_SPLIT_CFG …
#define mmMME2_RTR_SPLIT_RD_SAT …
#define mmMME2_RTR_SPLIT_RD_RST_TOKEN …
#define mmMME2_RTR_SPLIT_RD_TIMEOUT_0 …
#define mmMME2_RTR_SPLIT_RD_TIMEOUT_1 …
#define mmMME2_RTR_SPLIT_WR_SAT …
#define mmMME2_RTR_WPLIT_WR_TST_TOLEN …
#define mmMME2_RTR_SPLIT_WR_TIMEOUT_0 …
#define mmMME2_RTR_SPLIT_WR_TIMEOUT_1 …
#define mmMME2_RTR_HBW_RANGE_HIT …
#define mmMME2_RTR_HBW_RANGE_MASK_L_0 …
#define mmMME2_RTR_HBW_RANGE_MASK_L_1 …
#define mmMME2_RTR_HBW_RANGE_MASK_L_2 …
#define mmMME2_RTR_HBW_RANGE_MASK_L_3 …
#define mmMME2_RTR_HBW_RANGE_MASK_L_4 …
#define mmMME2_RTR_HBW_RANGE_MASK_L_5 …
#define mmMME2_RTR_HBW_RANGE_MASK_L_6 …
#define mmMME2_RTR_HBW_RANGE_MASK_L_7 …
#define mmMME2_RTR_HBW_RANGE_MASK_H_0 …
#define mmMME2_RTR_HBW_RANGE_MASK_H_1 …
#define mmMME2_RTR_HBW_RANGE_MASK_H_2 …
#define mmMME2_RTR_HBW_RANGE_MASK_H_3 …
#define mmMME2_RTR_HBW_RANGE_MASK_H_4 …
#define mmMME2_RTR_HBW_RANGE_MASK_H_5 …
#define mmMME2_RTR_HBW_RANGE_MASK_H_6 …
#define mmMME2_RTR_HBW_RANGE_MASK_H_7 …
#define mmMME2_RTR_HBW_RANGE_BASE_L_0 …
#define mmMME2_RTR_HBW_RANGE_BASE_L_1 …
#define mmMME2_RTR_HBW_RANGE_BASE_L_2 …
#define mmMME2_RTR_HBW_RANGE_BASE_L_3 …
#define mmMME2_RTR_HBW_RANGE_BASE_L_4 …
#define mmMME2_RTR_HBW_RANGE_BASE_L_5 …
#define mmMME2_RTR_HBW_RANGE_BASE_L_6 …
#define mmMME2_RTR_HBW_RANGE_BASE_L_7 …
#define mmMME2_RTR_HBW_RANGE_BASE_H_0 …
#define mmMME2_RTR_HBW_RANGE_BASE_H_1 …
#define mmMME2_RTR_HBW_RANGE_BASE_H_2 …
#define mmMME2_RTR_HBW_RANGE_BASE_H_3 …
#define mmMME2_RTR_HBW_RANGE_BASE_H_4 …
#define mmMME2_RTR_HBW_RANGE_BASE_H_5 …
#define mmMME2_RTR_HBW_RANGE_BASE_H_6 …
#define mmMME2_RTR_HBW_RANGE_BASE_H_7 …
#define mmMME2_RTR_LBW_RANGE_HIT …
#define mmMME2_RTR_LBW_RANGE_MASK_0 …
#define mmMME2_RTR_LBW_RANGE_MASK_1 …
#define mmMME2_RTR_LBW_RANGE_MASK_2 …
#define mmMME2_RTR_LBW_RANGE_MASK_3 …
#define mmMME2_RTR_LBW_RANGE_MASK_4 …
#define mmMME2_RTR_LBW_RANGE_MASK_5 …
#define mmMME2_RTR_LBW_RANGE_MASK_6 …
#define mmMME2_RTR_LBW_RANGE_MASK_7 …
#define mmMME2_RTR_LBW_RANGE_MASK_8 …
#define mmMME2_RTR_LBW_RANGE_MASK_9 …
#define mmMME2_RTR_LBW_RANGE_MASK_10 …
#define mmMME2_RTR_LBW_RANGE_MASK_11 …
#define mmMME2_RTR_LBW_RANGE_MASK_12 …
#define mmMME2_RTR_LBW_RANGE_MASK_13 …
#define mmMME2_RTR_LBW_RANGE_MASK_14 …
#define mmMME2_RTR_LBW_RANGE_MASK_15 …
#define mmMME2_RTR_LBW_RANGE_BASE_0 …
#define mmMME2_RTR_LBW_RANGE_BASE_1 …
#define mmMME2_RTR_LBW_RANGE_BASE_2 …
#define mmMME2_RTR_LBW_RANGE_BASE_3 …
#define mmMME2_RTR_LBW_RANGE_BASE_4 …
#define mmMME2_RTR_LBW_RANGE_BASE_5 …
#define mmMME2_RTR_LBW_RANGE_BASE_6 …
#define mmMME2_RTR_LBW_RANGE_BASE_7 …
#define mmMME2_RTR_LBW_RANGE_BASE_8 …
#define mmMME2_RTR_LBW_RANGE_BASE_9 …
#define mmMME2_RTR_LBW_RANGE_BASE_10 …
#define mmMME2_RTR_LBW_RANGE_BASE_11 …
#define mmMME2_RTR_LBW_RANGE_BASE_12 …
#define mmMME2_RTR_LBW_RANGE_BASE_13 …
#define mmMME2_RTR_LBW_RANGE_BASE_14 …
#define mmMME2_RTR_LBW_RANGE_BASE_15 …
#define mmMME2_RTR_RGLTR …
#define mmMME2_RTR_RGLTR_WR_RESULT …
#define mmMME2_RTR_RGLTR_RD_RESULT …
#define mmMME2_RTR_SCRAMB_EN …
#define mmMME2_RTR_NON_LIN_SCRAMB …
#endif