#ifndef INCLUDE_MMU_V2_0_H_
#define INCLUDE_MMU_V2_0_H_
#define HOP0_MASK_4K …
#define HOP1_MASK_4K …
#define HOP2_MASK_4K …
#define HOP3_MASK_4K …
#define HOP4_MASK_4K …
#define HOP5_MASK_4K …
#define HOP0_MASK_64K …
#define HOP1_MASK_64K …
#define HOP2_MASK_64K …
#define HOP3_MASK_64K …
#define HOP4_MASK_64K …
#define HOP5_MASK_64K …
#define HOP0_SHIFT_4K …
#define HOP1_SHIFT_4K …
#define HOP2_SHIFT_4K …
#define HOP3_SHIFT_4K …
#define HOP4_SHIFT_4K …
#define HOP5_SHIFT_4K …
#define HOP0_SHIFT_64K …
#define HOP1_SHIFT_64K …
#define HOP2_SHIFT_64K …
#define HOP3_SHIFT_64K …
#define HOP4_SHIFT_64K …
#define HOP5_SHIFT_64K …
#define DHOP0_MASK …
#define DHOP1_MASK …
#define DHOP2_MASK …
#define DHOP3_MASK …
#define DHOP4_MASK …
#define DHOP0_SHIFT …
#define DHOP1_SHIFT …
#define DHOP2_SHIFT …
#define DHOP3_SHIFT …
#define DHOP4_SHIFT …
#endif