#ifndef _nbio_7_9_0_OFFSET_HEADER
#define _nbio_7_9_0_OFFSET_HEADER
#define regBIF_BX0_PCIE_INDEX …
#define regBIF_BX0_PCIE_INDEX_BASE_IDX …
#define regBIF_BX0_PCIE_DATA …
#define regBIF_BX0_PCIE_DATA_BASE_IDX …
#define regBIF_BX0_PCIE_INDEX2 …
#define regBIF_BX0_PCIE_INDEX2_BASE_IDX …
#define regBIF_BX0_PCIE_DATA2 …
#define regBIF_BX0_PCIE_DATA2_BASE_IDX …
#define regBIF_BX0_PCIE_INDEX_HI …
#define regBIF_BX0_PCIE_INDEX_HI_BASE_IDX …
#define regBIF_BX0_PCIE_INDEX2_HI …
#define regBIF_BX0_PCIE_INDEX2_HI_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_0 …
#define regBIF_BX0_SBIOS_SCRATCH_0_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_1 …
#define regBIF_BX0_SBIOS_SCRATCH_1_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_2 …
#define regBIF_BX0_SBIOS_SCRATCH_2_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_3 …
#define regBIF_BX0_SBIOS_SCRATCH_3_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_0 …
#define regBIF_BX0_BIOS_SCRATCH_0_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_1 …
#define regBIF_BX0_BIOS_SCRATCH_1_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_2 …
#define regBIF_BX0_BIOS_SCRATCH_2_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_3 …
#define regBIF_BX0_BIOS_SCRATCH_3_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_4 …
#define regBIF_BX0_BIOS_SCRATCH_4_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_5 …
#define regBIF_BX0_BIOS_SCRATCH_5_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_6 …
#define regBIF_BX0_BIOS_SCRATCH_6_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_7 …
#define regBIF_BX0_BIOS_SCRATCH_7_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_8 …
#define regBIF_BX0_BIOS_SCRATCH_8_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_9 …
#define regBIF_BX0_BIOS_SCRATCH_9_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_10 …
#define regBIF_BX0_BIOS_SCRATCH_10_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_11 …
#define regBIF_BX0_BIOS_SCRATCH_11_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_12 …
#define regBIF_BX0_BIOS_SCRATCH_12_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_13 …
#define regBIF_BX0_BIOS_SCRATCH_13_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_14 …
#define regBIF_BX0_BIOS_SCRATCH_14_BASE_IDX …
#define regBIF_BX0_BIOS_SCRATCH_15 …
#define regBIF_BX0_BIOS_SCRATCH_15_BASE_IDX …
#define regBIF_BX0_BIF_RLC_INTR_CNTL …
#define regBIF_BX0_BIF_RLC_INTR_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_VCE_INTR_CNTL …
#define regBIF_BX0_BIF_VCE_INTR_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_UVD_INTR_CNTL …
#define regBIF_BX0_BIF_UVD_INTR_CNTL_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR0 …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR0_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR0 …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR0_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR1 …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR1_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR1 …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR1_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR2 …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR2_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR2 …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR2_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR3 …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR3_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR3 …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR3_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR4 …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR4_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR4 …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR4_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR5 …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR5_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR5 …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR5_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR6 …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR6_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR6 …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR6_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR7 …
#define regBIF_BX0_GFX_MMIOREG_CAM_ADDR7_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR7 …
#define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR7_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_CNTL …
#define regBIF_BX0_GFX_MMIOREG_CAM_CNTL_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ZERO_CPL …
#define regBIF_BX0_GFX_MMIOREG_CAM_ZERO_CPL_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_ONE_CPL …
#define regBIF_BX0_GFX_MMIOREG_CAM_ONE_CPL_BASE_IDX …
#define regBIF_BX0_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL …
#define regBIF_BX0_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_0 …
#define regBIF_BX0_DRIVER_SCRATCH_0_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_1 …
#define regBIF_BX0_DRIVER_SCRATCH_1_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_2 …
#define regBIF_BX0_DRIVER_SCRATCH_2_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_3 …
#define regBIF_BX0_DRIVER_SCRATCH_3_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_4 …
#define regBIF_BX0_DRIVER_SCRATCH_4_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_5 …
#define regBIF_BX0_DRIVER_SCRATCH_5_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_6 …
#define regBIF_BX0_DRIVER_SCRATCH_6_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_7 …
#define regBIF_BX0_DRIVER_SCRATCH_7_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_8 …
#define regBIF_BX0_DRIVER_SCRATCH_8_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_9 …
#define regBIF_BX0_DRIVER_SCRATCH_9_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_10 …
#define regBIF_BX0_DRIVER_SCRATCH_10_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_11 …
#define regBIF_BX0_DRIVER_SCRATCH_11_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_12 …
#define regBIF_BX0_DRIVER_SCRATCH_12_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_13 …
#define regBIF_BX0_DRIVER_SCRATCH_13_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_14 …
#define regBIF_BX0_DRIVER_SCRATCH_14_BASE_IDX …
#define regBIF_BX0_DRIVER_SCRATCH_15 …
#define regBIF_BX0_DRIVER_SCRATCH_15_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_0 …
#define regBIF_BX0_FW_SCRATCH_0_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_1 …
#define regBIF_BX0_FW_SCRATCH_1_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_2 …
#define regBIF_BX0_FW_SCRATCH_2_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_3 …
#define regBIF_BX0_FW_SCRATCH_3_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_4 …
#define regBIF_BX0_FW_SCRATCH_4_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_5 …
#define regBIF_BX0_FW_SCRATCH_5_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_6 …
#define regBIF_BX0_FW_SCRATCH_6_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_7 …
#define regBIF_BX0_FW_SCRATCH_7_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_8 …
#define regBIF_BX0_FW_SCRATCH_8_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_9 …
#define regBIF_BX0_FW_SCRATCH_9_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_10 …
#define regBIF_BX0_FW_SCRATCH_10_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_11 …
#define regBIF_BX0_FW_SCRATCH_11_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_12 …
#define regBIF_BX0_FW_SCRATCH_12_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_13 …
#define regBIF_BX0_FW_SCRATCH_13_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_14 …
#define regBIF_BX0_FW_SCRATCH_14_BASE_IDX …
#define regBIF_BX0_FW_SCRATCH_15 …
#define regBIF_BX0_FW_SCRATCH_15_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_4 …
#define regBIF_BX0_SBIOS_SCRATCH_4_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_5 …
#define regBIF_BX0_SBIOS_SCRATCH_5_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_6 …
#define regBIF_BX0_SBIOS_SCRATCH_6_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_7 …
#define regBIF_BX0_SBIOS_SCRATCH_7_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_8 …
#define regBIF_BX0_SBIOS_SCRATCH_8_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_9 …
#define regBIF_BX0_SBIOS_SCRATCH_9_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_10 …
#define regBIF_BX0_SBIOS_SCRATCH_10_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_11 …
#define regBIF_BX0_SBIOS_SCRATCH_11_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_12 …
#define regBIF_BX0_SBIOS_SCRATCH_12_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_13 …
#define regBIF_BX0_SBIOS_SCRATCH_13_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_14 …
#define regBIF_BX0_SBIOS_SCRATCH_14_BASE_IDX …
#define regBIF_BX0_SBIOS_SCRATCH_15 …
#define regBIF_BX0_SBIOS_SCRATCH_15_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_RESERVED …
#define regRCC_DWN_DEV0_0_DN_PCIE_RESERVED_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_SCRATCH …
#define regRCC_DWN_DEV0_0_DN_PCIE_SCRATCH_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_CNTL …
#define regRCC_DWN_DEV0_0_DN_PCIE_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_CONFIG_CNTL …
#define regRCC_DWN_DEV0_0_DN_PCIE_CONFIG_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_RX_CNTL2 …
#define regRCC_DWN_DEV0_0_DN_PCIE_RX_CNTL2_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_BUS_CNTL …
#define regRCC_DWN_DEV0_0_DN_PCIE_BUS_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_CFG_CNTL …
#define regRCC_DWN_DEV0_0_DN_PCIE_CFG_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_F0 …
#define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_F0_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_MISC …
#define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_MISC_BASE_IDX …
#define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_MISC2 …
#define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_MISC2_BASE_IDX …
#define regRCC_DWNP_DEV0_0_PCIE_ERR_CNTL …
#define regRCC_DWNP_DEV0_0_PCIE_ERR_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_0_PCIE_RX_CNTL …
#define regRCC_DWNP_DEV0_0_PCIE_RX_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_0_PCIE_LC_SPEED_CNTL …
#define regRCC_DWNP_DEV0_0_PCIE_LC_SPEED_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_0_PCIE_LC_CNTL2 …
#define regRCC_DWNP_DEV0_0_PCIE_LC_CNTL2_BASE_IDX …
#define regRCC_DWNP_DEV0_0_PCIEP_STRAP_MISC …
#define regRCC_DWNP_DEV0_0_PCIEP_STRAP_MISC_BASE_IDX …
#define regRCC_DWNP_DEV0_0_LTR_MSG_INFO_FROM_EP …
#define regRCC_DWNP_DEV0_0_LTR_MSG_INFO_FROM_EP_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_SCRATCH …
#define regRCC_EP_DEV0_0_EP_PCIE_SCRATCH_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_INT_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_INT_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_INT_STATUS …
#define regRCC_EP_DEV0_0_EP_PCIE_INT_STATUS_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_RX_CNTL2 …
#define regRCC_EP_DEV0_0_EP_PCIE_RX_CNTL2_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_BUS_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_BUS_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_CFG_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_CFG_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_TX_LTR_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_TX_LTR_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0 …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1 …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2 …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3 …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4 …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5 …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6 …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7 …
#define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_STRAP_MISC …
#define regRCC_EP_DEV0_0_EP_PCIE_STRAP_MISC_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_STRAP_MISC2 …
#define regRCC_EP_DEV0_0_EP_PCIE_STRAP_MISC2_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_CAP …
#define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_CAP_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_LATENCY_INDICATOR …
#define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0 …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1 …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2 …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3 …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4 …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5 …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6 …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7 …
#define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_PME_CONTROL …
#define regRCC_EP_DEV0_0_EP_PCIE_PME_CONTROL_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIEP_RESERVED …
#define regRCC_EP_DEV0_0_EP_PCIEP_RESERVED_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_TX_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_TX_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_TX_REQUESTER_ID …
#define regRCC_EP_DEV0_0_EP_PCIE_TX_REQUESTER_ID_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_ERR_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_ERR_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_RX_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_RX_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_0_EP_PCIE_LC_SPEED_CNTL …
#define regRCC_EP_DEV0_0_EP_PCIE_LC_SPEED_CNTL_BASE_IDX …
#define regBIF_BX_PF0_MM_INDEX …
#define regBIF_BX_PF0_MM_INDEX_BASE_IDX …
#define regBIF_BX_PF0_MM_DATA …
#define regBIF_BX_PF0_MM_DATA_BASE_IDX …
#define regBIF_BX_PF0_MM_INDEX_HI …
#define regBIF_BX_PF0_MM_INDEX_HI_BASE_IDX …
#define regBIF_BX_PF0_RSMU_INDEX …
#define regBIF_BX_PF0_RSMU_INDEX_BASE_IDX …
#define regBIF_BX_PF0_RSMU_DATA …
#define regBIF_BX_PF0_RSMU_DATA_BASE_IDX …
#define regBIF_BX_PF0_RSMU_INDEX_HI …
#define regBIF_BX_PF0_RSMU_INDEX_HI_BASE_IDX …
#define regBIF_BX0_CC_BIF_BX_STRAP0 …
#define regBIF_BX0_CC_BIF_BX_STRAP0_BASE_IDX …
#define regBIF_BX0_CC_BIF_BX_PINSTRAP0 …
#define regBIF_BX0_CC_BIF_BX_PINSTRAP0_BASE_IDX …
#define regBIF_BX0_BIF_MM_INDACCESS_CNTL …
#define regBIF_BX0_BIF_MM_INDACCESS_CNTL_BASE_IDX …
#define regBIF_BX0_BUS_CNTL …
#define regBIF_BX0_BUS_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_SCRATCH0 …
#define regBIF_BX0_BIF_SCRATCH0_BASE_IDX …
#define regBIF_BX0_BIF_SCRATCH1 …
#define regBIF_BX0_BIF_SCRATCH1_BASE_IDX …
#define regBIF_BX0_BX_RESET_EN …
#define regBIF_BX0_BX_RESET_EN_BASE_IDX …
#define regBIF_BX0_MM_CFGREGS_CNTL …
#define regBIF_BX0_MM_CFGREGS_CNTL_BASE_IDX …
#define regBIF_BX0_BX_RESET_CNTL …
#define regBIF_BX0_BX_RESET_CNTL_BASE_IDX …
#define regBIF_BX0_INTERRUPT_CNTL …
#define regBIF_BX0_INTERRUPT_CNTL_BASE_IDX …
#define regBIF_BX0_INTERRUPT_CNTL2 …
#define regBIF_BX0_INTERRUPT_CNTL2_BASE_IDX …
#define regBIF_BX0_CLKREQB_PAD_CNTL …
#define regBIF_BX0_CLKREQB_PAD_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_FEATURES_CONTROL_MISC …
#define regBIF_BX0_BIF_FEATURES_CONTROL_MISC_BASE_IDX …
#define regBIF_BX0_HDP_ATOMIC_CONTROL_MISC …
#define regBIF_BX0_HDP_ATOMIC_CONTROL_MISC_BASE_IDX …
#define regBIF_BX0_BIF_DOORBELL_CNTL …
#define regBIF_BX0_BIF_DOORBELL_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_DOORBELL_INT_CNTL …
#define regBIF_BX0_BIF_DOORBELL_INT_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_FB_EN …
#define regBIF_BX0_BIF_FB_EN_BASE_IDX …
#define regBIF_BX0_BIF_INTR_CNTL …
#define regBIF_BX0_BIF_INTR_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_MST_TRANS_PENDING_VF …
#define regBIF_BX0_BIF_MST_TRANS_PENDING_VF_BASE_IDX …
#define regBIF_BX0_BIF_SLV_TRANS_PENDING_VF …
#define regBIF_BX0_BIF_SLV_TRANS_PENDING_VF_BASE_IDX …
#define regBIF_BX0_BACO_CNTL …
#define regBIF_BX0_BACO_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_BACO_EXIT_TIME0 …
#define regBIF_BX0_BIF_BACO_EXIT_TIME0_BASE_IDX …
#define regBIF_BX0_BIF_BACO_EXIT_TIMER1 …
#define regBIF_BX0_BIF_BACO_EXIT_TIMER1_BASE_IDX …
#define regBIF_BX0_BIF_BACO_EXIT_TIMER2 …
#define regBIF_BX0_BIF_BACO_EXIT_TIMER2_BASE_IDX …
#define regBIF_BX0_BIF_BACO_EXIT_TIMER3 …
#define regBIF_BX0_BIF_BACO_EXIT_TIMER3_BASE_IDX …
#define regBIF_BX0_BIF_BACO_EXIT_TIMER4 …
#define regBIF_BX0_BIF_BACO_EXIT_TIMER4_BASE_IDX …
#define regBIF_BX0_MEM_TYPE_CNTL …
#define regBIF_BX0_MEM_TYPE_CNTL_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_CNTL …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_CNTL_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_0 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_0_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_1 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_1_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_2 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_2_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_3 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_3_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_4 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_4_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_5 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_5_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_6 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_6_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_7 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_7_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_8 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_8_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_9 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_9_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_10 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_10_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_11 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_11_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_12 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_12_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_13 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_13_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_14 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_14_BASE_IDX …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_15 …
#define regBIF_BX0_NBIF_GFX_ADDR_LUT_15_BASE_IDX …
#define regBIF_BX0_REMAP_HDP_MEM_FLUSH_CNTL …
#define regBIF_BX0_REMAP_HDP_MEM_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX0_REMAP_HDP_REG_FLUSH_CNTL …
#define regBIF_BX0_REMAP_HDP_REG_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_RB_CNTL …
#define regBIF_BX0_BIF_RB_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_RB_BASE …
#define regBIF_BX0_BIF_RB_BASE_BASE_IDX …
#define regBIF_BX0_BIF_RB_RPTR …
#define regBIF_BX0_BIF_RB_RPTR_BASE_IDX …
#define regBIF_BX0_BIF_RB_WPTR …
#define regBIF_BX0_BIF_RB_WPTR_BASE_IDX …
#define regBIF_BX0_BIF_RB_WPTR_ADDR_HI …
#define regBIF_BX0_BIF_RB_WPTR_ADDR_HI_BASE_IDX …
#define regBIF_BX0_BIF_RB_WPTR_ADDR_LO …
#define regBIF_BX0_BIF_RB_WPTR_ADDR_LO_BASE_IDX …
#define regBIF_BX0_MAILBOX_INDEX …
#define regBIF_BX0_MAILBOX_INDEX_BASE_IDX …
#define regBIF_BX0_BIF_MP1_INTR_CTRL …
#define regBIF_BX0_BIF_MP1_INTR_CTRL_BASE_IDX …
#define regBIF_BX0_BIF_PERSTB_PAD_CNTL …
#define regBIF_BX0_BIF_PERSTB_PAD_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_PX_EN_PAD_CNTL …
#define regBIF_BX0_BIF_PX_EN_PAD_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_REFPADKIN_PAD_CNTL …
#define regBIF_BX0_BIF_REFPADKIN_PAD_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_CLKREQB_PAD_CNTL …
#define regBIF_BX0_BIF_CLKREQB_PAD_CNTL_BASE_IDX …
#define regBIF_BX0_BIF_PWRBRK_PAD_CNTL …
#define regBIF_BX0_BIF_PWRBRK_PAD_CNTL_BASE_IDX …
#define regRCC_DEV0_0_RCC_ERR_INT_CNTL …
#define regRCC_DEV0_0_RCC_ERR_INT_CNTL_BASE_IDX …
#define regRCC_DEV0_0_RCC_BACO_CNTL_MISC …
#define regRCC_DEV0_0_RCC_BACO_CNTL_MISC_BASE_IDX …
#define regRCC_DEV0_0_RCC_RESET_EN …
#define regRCC_DEV0_0_RCC_RESET_EN_BASE_IDX …
#define regRCC_DEV0_0_RCC_VDM_SUPPORT …
#define regRCC_DEV0_0_RCC_VDM_SUPPORT_BASE_IDX …
#define regRCC_DEV0_0_RCC_MARGIN_PARAM_CNTL0 …
#define regRCC_DEV0_0_RCC_MARGIN_PARAM_CNTL0_BASE_IDX …
#define regRCC_DEV0_0_RCC_MARGIN_PARAM_CNTL1 …
#define regRCC_DEV0_0_RCC_MARGIN_PARAM_CNTL1_BASE_IDX …
#define regRCC_DEV0_0_RCC_GPUIOV_REGION …
#define regRCC_DEV0_0_RCC_GPUIOV_REGION_BASE_IDX …
#define regRCC_DEV0_0_RCC_GPU_HOSTVM_EN …
#define regRCC_DEV0_0_RCC_GPU_HOSTVM_EN_BASE_IDX …
#define regRCC_DEV0_0_RCC_CONSOLE_IOV_MODE_CNTL …
#define regRCC_DEV0_0_RCC_CONSOLE_IOV_MODE_CNTL_BASE_IDX …
#define regRCC_DEV0_0_RCC_CONSOLE_IOV_FIRST_VF_OFFSET …
#define regRCC_DEV0_0_RCC_CONSOLE_IOV_FIRST_VF_OFFSET_BASE_IDX …
#define regRCC_DEV0_0_RCC_CONSOLE_IOV_VF_STRIDE …
#define regRCC_DEV0_0_RCC_CONSOLE_IOV_VF_STRIDE_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER_REG_RANGE0 …
#define regRCC_DEV0_0_RCC_PEER_REG_RANGE0_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER_REG_RANGE1 …
#define regRCC_DEV0_0_RCC_PEER_REG_RANGE1_BASE_IDX …
#define regRCC_DEV0_0_RCC_BUS_CNTL …
#define regRCC_DEV0_0_RCC_BUS_CNTL_BASE_IDX …
#define regRCC_DEV0_0_RCC_CONFIG_CNTL …
#define regRCC_DEV0_0_RCC_CONFIG_CNTL_BASE_IDX …
#define regRCC_DEV0_0_RCC_CONFIG_F0_BASE …
#define regRCC_DEV0_0_RCC_CONFIG_F0_BASE_BASE_IDX …
#define regRCC_DEV0_0_RCC_CONFIG_APER_SIZE …
#define regRCC_DEV0_0_RCC_CONFIG_APER_SIZE_BASE_IDX …
#define regRCC_DEV0_0_RCC_CONFIG_REG_APER_SIZE …
#define regRCC_DEV0_0_RCC_CONFIG_REG_APER_SIZE_BASE_IDX …
#define regRCC_DEV0_0_RCC_XDMA_LO …
#define regRCC_DEV0_0_RCC_XDMA_LO_BASE_IDX …
#define regRCC_DEV0_0_RCC_XDMA_HI …
#define regRCC_DEV0_0_RCC_XDMA_HI_BASE_IDX …
#define regRCC_DEV0_0_RCC_FEATURES_CONTROL_MISC …
#define regRCC_DEV0_0_RCC_FEATURES_CONTROL_MISC_BASE_IDX …
#define regRCC_DEV0_0_RCC_BUSNUM_CNTL1 …
#define regRCC_DEV0_0_RCC_BUSNUM_CNTL1_BASE_IDX …
#define regRCC_DEV0_0_RCC_BUSNUM_LIST0 …
#define regRCC_DEV0_0_RCC_BUSNUM_LIST0_BASE_IDX …
#define regRCC_DEV0_0_RCC_BUSNUM_LIST1 …
#define regRCC_DEV0_0_RCC_BUSNUM_LIST1_BASE_IDX …
#define regRCC_DEV0_0_RCC_BUSNUM_CNTL2 …
#define regRCC_DEV0_0_RCC_BUSNUM_CNTL2_BASE_IDX …
#define regRCC_DEV0_0_RCC_CAPTURE_HOST_BUSNUM …
#define regRCC_DEV0_0_RCC_CAPTURE_HOST_BUSNUM_BASE_IDX …
#define regRCC_DEV0_0_RCC_HOST_BUSNUM …
#define regRCC_DEV0_0_RCC_HOST_BUSNUM_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER0_FB_OFFSET_HI …
#define regRCC_DEV0_0_RCC_PEER0_FB_OFFSET_HI_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER0_FB_OFFSET_LO …
#define regRCC_DEV0_0_RCC_PEER0_FB_OFFSET_LO_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER1_FB_OFFSET_HI …
#define regRCC_DEV0_0_RCC_PEER1_FB_OFFSET_HI_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER1_FB_OFFSET_LO …
#define regRCC_DEV0_0_RCC_PEER1_FB_OFFSET_LO_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER2_FB_OFFSET_HI …
#define regRCC_DEV0_0_RCC_PEER2_FB_OFFSET_HI_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER2_FB_OFFSET_LO …
#define regRCC_DEV0_0_RCC_PEER2_FB_OFFSET_LO_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER3_FB_OFFSET_HI …
#define regRCC_DEV0_0_RCC_PEER3_FB_OFFSET_HI_BASE_IDX …
#define regRCC_DEV0_0_RCC_PEER3_FB_OFFSET_LO …
#define regRCC_DEV0_0_RCC_PEER3_FB_OFFSET_LO_BASE_IDX …
#define regRCC_DEV0_0_RCC_DEVFUNCNUM_LIST0 …
#define regRCC_DEV0_0_RCC_DEVFUNCNUM_LIST0_BASE_IDX …
#define regRCC_DEV0_0_RCC_DEVFUNCNUM_LIST1 …
#define regRCC_DEV0_0_RCC_DEVFUNCNUM_LIST1_BASE_IDX …
#define regRCC_DEV0_0_RCC_DEV0_LINK_CNTL …
#define regRCC_DEV0_0_RCC_DEV0_LINK_CNTL_BASE_IDX …
#define regRCC_DEV0_0_RCC_CMN_LINK_CNTL …
#define regRCC_DEV0_0_RCC_CMN_LINK_CNTL_BASE_IDX …
#define regRCC_DEV0_0_RCC_EP_REQUESTERID_RESTORE …
#define regRCC_DEV0_0_RCC_EP_REQUESTERID_RESTORE_BASE_IDX …
#define regRCC_DEV0_0_RCC_LTR_LSWITCH_CNTL …
#define regRCC_DEV0_0_RCC_LTR_LSWITCH_CNTL_BASE_IDX …
#define regRCC_DEV0_0_RCC_MH_ARB_CNTL …
#define regRCC_DEV0_0_RCC_MH_ARB_CNTL_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_GFXMSIX_PBA_BASE_IDX …
#define regRCC_STRAP0_RCC_BIF_STRAP0 …
#define regRCC_STRAP0_RCC_BIF_STRAP0_BASE_IDX …
#define regRCC_STRAP0_RCC_BIF_STRAP1 …
#define regRCC_STRAP0_RCC_BIF_STRAP1_BASE_IDX …
#define regRCC_STRAP0_RCC_BIF_STRAP2 …
#define regRCC_STRAP0_RCC_BIF_STRAP2_BASE_IDX …
#define regRCC_STRAP0_RCC_BIF_STRAP3 …
#define regRCC_STRAP0_RCC_BIF_STRAP3_BASE_IDX …
#define regRCC_STRAP0_RCC_BIF_STRAP4 …
#define regRCC_STRAP0_RCC_BIF_STRAP4_BASE_IDX …
#define regRCC_STRAP0_RCC_BIF_STRAP5 …
#define regRCC_STRAP0_RCC_BIF_STRAP5_BASE_IDX …
#define regRCC_STRAP0_RCC_BIF_STRAP6 …
#define regRCC_STRAP0_RCC_BIF_STRAP6_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP0 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP0_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP1 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP1_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP10 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP10_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP11 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP11_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP12 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP12_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP13 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP13_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP14 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP14_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP2 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP2_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP3 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP3_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP4 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP4_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP5 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP5_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP6 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP6_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP7 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP7_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP8 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP8_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP9 …
#define regRCC_STRAP0_RCC_DEV0_PORT_STRAP9_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP0 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP0_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP1 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP1_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP13 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP13_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP14 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP14_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP15 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP15_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP16 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP16_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP17 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP17_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP18 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP18_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP2 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP2_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP26 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP26_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP3 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP3_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP4 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP4_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP5 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP5_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP8 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP8_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP9 …
#define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP9_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP0 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP0_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP2 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP2_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP20 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP20_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP21 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP21_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP22 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP22_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP23 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP23_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP24 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP24_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP25 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP25_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP3 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP3_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP4 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP4_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP5 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP5_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP6 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP6_BASE_IDX …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP7 …
#define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP7_BASE_IDX …
#define regBIF_BX_PF0_BIF_BME_STATUS …
#define regBIF_BX_PF0_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_PF0_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_PF0_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_PF0_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_PF0_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_PF0_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_PF0_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_PF0_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_PF0_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_PF0_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_PF0_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_PF0_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_PF0_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_PF0_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_PF0_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_PF0_BIF_TRANS_PENDING …
#define regBIF_BX_PF0_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_PF0_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_PF0_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_CONTROL …
#define regBIF_BX_PF0_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_PF0_MAILBOX_INT_CNTL …
#define regBIF_BX_PF0_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_PF0_BIF_VMHV_MAILBOX …
#define regBIF_BX_PF0_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_PF0_PARTITION_COMPUTE_CAP …
#define regBIF_BX_PF0_PARTITION_COMPUTE_CAP_BASE_IDX …
#define regBIF_BX_PF0_PARTITION_MEM_CAP …
#define regBIF_BX_PF0_PARTITION_MEM_CAP_BASE_IDX …
#define regBIF_BX_PF0_PARTITION_COMPUTE_STATUS …
#define regBIF_BX_PF0_PARTITION_COMPUTE_STATUS_BASE_IDX …
#define regBIF_BX_PF0_PARTITION_MEM_STATUS …
#define regBIF_BX_PF0_PARTITION_MEM_STATUS_BASE_IDX …
#define regRCC_DEV0_EPF0_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regGDC0_A2S_CNTL_CL0 …
#define regGDC0_A2S_CNTL_CL0_BASE_IDX …
#define regGDC0_A2S_CNTL_CL1 …
#define regGDC0_A2S_CNTL_CL1_BASE_IDX …
#define regGDC0_A2S_CNTL3_CL0 …
#define regGDC0_A2S_CNTL3_CL0_BASE_IDX …
#define regGDC0_A2S_CNTL3_CL1 …
#define regGDC0_A2S_CNTL3_CL1_BASE_IDX …
#define regGDC0_A2S_CNTL_SW0 …
#define regGDC0_A2S_CNTL_SW0_BASE_IDX …
#define regGDC0_A2S_CNTL_SW1 …
#define regGDC0_A2S_CNTL_SW1_BASE_IDX …
#define regGDC0_A2S_CNTL_SW2 …
#define regGDC0_A2S_CNTL_SW2_BASE_IDX …
#define regGDC0_A2S_TAG_ALLOC_0 …
#define regGDC0_A2S_TAG_ALLOC_0_BASE_IDX …
#define regGDC0_A2S_TAG_ALLOC_1 …
#define regGDC0_A2S_TAG_ALLOC_1_BASE_IDX …
#define regGDC0_A2S_MISC_CNTL …
#define regGDC0_A2S_MISC_CNTL_BASE_IDX …
#define regGDC0_SHUB_REGS_IF_CTL …
#define regGDC0_SHUB_REGS_IF_CTL_BASE_IDX …
#define regGDC0_NGDC_MGCG_CTRL …
#define regGDC0_NGDC_MGCG_CTRL_BASE_IDX …
#define regGDC0_NGDC_RESERVED_0 …
#define regGDC0_NGDC_RESERVED_0_BASE_IDX …
#define regGDC0_NGDC_RESERVED_1 …
#define regGDC0_NGDC_RESERVED_1_BASE_IDX …
#define regGDC0_NBIF_GFX_DOORBELL_STATUS …
#define regGDC0_NBIF_GFX_DOORBELL_STATUS_BASE_IDX …
#define regGDC0_ATDMA_MISC_CNTL …
#define regGDC0_ATDMA_MISC_CNTL_BASE_IDX …
#define regGDC0_S2A_MISC_CNTL …
#define regGDC0_S2A_MISC_CNTL_BASE_IDX …
#define regGDC0_NGDC_PG_MISC_CTRL …
#define regGDC0_NGDC_PG_MISC_CTRL_BASE_IDX …
#define regGDC0_NGDC_PGMST_CTRL …
#define regGDC0_NGDC_PGMST_CTRL_BASE_IDX …
#define regGDC0_NGDC_PGSLV_CTRL …
#define regGDC0_NGDC_PGSLV_CTRL_BASE_IDX …
#define cfgBIF_CFG_DEV0_EPF0_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_BIST …
#define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VENDOR_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_ADAPTER_ID_W …
#define cfgBIF_CFG_DEV0_EPF0_PMI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PMI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PMI_STATUS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PORT_VC_CAP_REG1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PORT_VC_CAP_REG2 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PORT_VC_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PORT_VC_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VC0_RESOURCE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VC0_RESOURCE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VC0_RESOURCE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VC1_RESOURCE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VC1_RESOURCE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_VC1_RESOURCE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DEV_SERIAL_NUM_DW1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DEV_SERIAL_NUM_DW2 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR1_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR1_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR2_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR2_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR3_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR3_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR4_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR4_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR5_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR5_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR6_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR6_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PWR_BUDGET_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PWR_BUDGET_DATA_SELECT …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PWR_BUDGET_DATA …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PWR_BUDGET_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_LATENCY_INDICATOR …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_SECONDARY_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LINK_CNTL3 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_ERROR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_0_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_1_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_2_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_3_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_4_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_5_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_6_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_7_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_8_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_9_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_10_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_11_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_12_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_13_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_14_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_15_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ACS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ACS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ACS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ATS_CNTL …
#define cfgPCIE_PAGE_REQ_ENH_CAP_LIST …
#define cfgPCIE_PAGE_REQ_CNTL …
#define cfgPCIE_PAGE_REQ_STATUS …
#define cfgPCIE_OUTSTAND_PAGE_REQ_CAPACITY …
#define cfgPCIE_OUTSTAND_PAGE_REQ_ALLOC …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PASID_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PASID_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PASID_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_ADDR0 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_ADDR1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_RCV0 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_RCV1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_BLOCK_ALL0 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_BLOCK_ALL1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_BLOCK_UNTRANSLATED_0 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_BLOCK_UNTRANSLATED_1 …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LTR_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_LTR_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_ARI_CNTL …
#define cfgPCIE_SRIOV_ENH_CAP_LIST …
#define cfgPCIE_SRIOV_CAP …
#define cfgPCIE_SRIOV_CONTROL …
#define cfgPCIE_SRIOV_STATUS …
#define cfgPCIE_SRIOV_INITIAL_VFS …
#define cfgPCIE_SRIOV_TOTAL_VFS …
#define cfgPCIE_SRIOV_NUM_VFS …
#define cfgPCIE_SRIOV_FUNC_DEP_LINK …
#define cfgPCIE_SRIOV_FIRST_VF_OFFSET …
#define cfgPCIE_SRIOV_VF_STRIDE …
#define cfgPCIE_SRIOV_VF_DEVICE_ID …
#define cfgPCIE_SRIOV_SUPPORTED_PAGE_SIZE …
#define cfgPCIE_SRIOV_SYSTEM_PAGE_SIZE …
#define cfgPCIE_SRIOV_VF_BASE_ADDR_0 …
#define cfgPCIE_SRIOV_VF_BASE_ADDR_1 …
#define cfgPCIE_SRIOV_VF_BASE_ADDR_2 …
#define cfgPCIE_SRIOV_VF_BASE_ADDR_3 …
#define cfgPCIE_SRIOV_VF_BASE_ADDR_4 …
#define cfgPCIE_SRIOV_VF_BASE_ADDR_5 …
#define cfgPCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_DLF_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_DATA_LINK_FEATURE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_DATA_LINK_FEATURE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_PHY_16GT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_LINK_CAP_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LINK_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LINK_STATUS_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LOCAL_PARITY_MISMATCH_STATUS_16GT …
#define cfgBIF_CFG_DEV0_EPF0_RTM1_PARITY_MISMATCH_STATUS_16GT …
#define cfgBIF_CFG_DEV0_EPF0_RTM2_PARITY_MISMATCH_STATUS_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_0_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_1_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_2_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_3_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_4_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_5_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_6_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_7_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_8_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_9_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_10_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_11_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_12_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_13_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_14_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_LANE_15_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_EPF0_PCIE_MARGINING_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_MARGINING_PORT_CAP …
#define cfgBIF_CFG_DEV0_EPF0_MARGINING_PORT_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_0_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_0_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_1_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_1_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_2_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_2_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_3_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_3_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_4_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_4_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_5_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_5_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_6_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_6_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_7_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_7_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_8_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_8_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_9_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_9_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_10_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_10_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_11_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_11_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_12_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_12_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_13_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_13_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_14_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_14_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LANE_15_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_LANE_15_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_LINK_CAP_32GT …
#define cfgBIF_CFG_DEV0_EPF0_LINK_CNTL_32GT …
#define cfgBIF_CFG_DEV0_EPF0_LINK_STATUS_32GT …
#define cfgPCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_GPUIOV …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_SRIOV_SHADOW …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_ENABLE …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_STATUS …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_RESET_CONTROL …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_CONTEXT …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_TOTAL_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_REGION …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_P2P_OVER_XGMI_ENABLE …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF0_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF1_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF2_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF3_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF4_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF5_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF6_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF7_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF8_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF9_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF10_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF11_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF12_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF13_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF14_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF15_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF16_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF17_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF18_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF19_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF20_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF21_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF22_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF23_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF24_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF25_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF26_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF27_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF28_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF29_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF30_FB …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW0 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW1 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW2 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW3 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW4 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW5 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW6 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW7 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW8 …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A0_7_INTR_ENABLE …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A8_15_INTR_ENABLE …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B0_7_INTR_ENABLE …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B8_15_INTR_ENABLE …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A0_7_INTR_STATUS …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A8_15_INTR_STATUS …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B0_7_INTR_STATUS …
#define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B8_15_INTR_STATUS …
#define cfgBIF_CFG_DEV0_EPF1_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF1_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF1_COMMAND …
#define cfgBIF_CFG_DEV0_EPF1_STATUS …
#define cfgBIF_CFG_DEV0_EPF1_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF1_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF1_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF1_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF1_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF1_LATENCY …
#define cfgBIF_CFG_DEV0_EPF1_HEADER …
#define cfgBIF_CFG_DEV0_EPF1_BIST …
#define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF1_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF1_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF1_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF1_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF1_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF1_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF1_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF1_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF1_VENDOR_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_ADAPTER_ID_W …
#define cfgBIF_CFG_DEV0_EPF1_PMI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PMI_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PMI_STATUS_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF1_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF1_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF1_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF1_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF1_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF1_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF1_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF1_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF1_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF1_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF1_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF1_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF1_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF1_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF1_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF1_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF1_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF1_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF1_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR1_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR1_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR2_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR2_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR3_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR3_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR4_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR4_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR5_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR5_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR6_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR6_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_PWR_BUDGET_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_PWR_BUDGET_DATA_SELECT …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_PWR_BUDGET_DATA …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_PWR_BUDGET_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_LATENCY_INDICATOR …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_STATUS …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7 …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_ACS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_ACS_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_ACS_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_PASID_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_PASID_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_PASID_CNTL …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF1_PCIE_ARI_CNTL …
#define regBIF_CFG_DEV0_RC0_VENDOR_ID …
#define regBIF_CFG_DEV0_RC0_VENDOR_ID_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DEVICE_ID …
#define regBIF_CFG_DEV0_RC0_DEVICE_ID_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_COMMAND …
#define regBIF_CFG_DEV0_RC0_COMMAND_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_STATUS …
#define regBIF_CFG_DEV0_RC0_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_REVISION_ID …
#define regBIF_CFG_DEV0_RC0_REVISION_ID_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PROG_INTERFACE …
#define regBIF_CFG_DEV0_RC0_PROG_INTERFACE_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SUB_CLASS …
#define regBIF_CFG_DEV0_RC0_SUB_CLASS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_BASE_CLASS …
#define regBIF_CFG_DEV0_RC0_BASE_CLASS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_CACHE_LINE …
#define regBIF_CFG_DEV0_RC0_CACHE_LINE_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LATENCY …
#define regBIF_CFG_DEV0_RC0_LATENCY_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_HEADER …
#define regBIF_CFG_DEV0_RC0_HEADER_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_BIST …
#define regBIF_CFG_DEV0_RC0_BIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_BASE_ADDR_1 …
#define regBIF_CFG_DEV0_RC0_BASE_ADDR_1_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_BASE_ADDR_2 …
#define regBIF_CFG_DEV0_RC0_BASE_ADDR_2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SUB_BUS_NUMBER_LATENCY …
#define regBIF_CFG_DEV0_RC0_SUB_BUS_NUMBER_LATENCY_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_IO_BASE_LIMIT …
#define regBIF_CFG_DEV0_RC0_IO_BASE_LIMIT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SECONDARY_STATUS …
#define regBIF_CFG_DEV0_RC0_SECONDARY_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MEM_BASE_LIMIT …
#define regBIF_CFG_DEV0_RC0_MEM_BASE_LIMIT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PREF_BASE_LIMIT …
#define regBIF_CFG_DEV0_RC0_PREF_BASE_LIMIT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PREF_BASE_UPPER …
#define regBIF_CFG_DEV0_RC0_PREF_BASE_UPPER_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PREF_LIMIT_UPPER …
#define regBIF_CFG_DEV0_RC0_PREF_LIMIT_UPPER_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_IO_BASE_LIMIT_HI …
#define regBIF_CFG_DEV0_RC0_IO_BASE_LIMIT_HI_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_CAP_PTR …
#define regBIF_CFG_DEV0_RC0_CAP_PTR_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_ROM_BASE_ADDR …
#define regBIF_CFG_DEV0_RC0_ROM_BASE_ADDR_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_INTERRUPT_LINE …
#define regBIF_CFG_DEV0_RC0_INTERRUPT_LINE_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_INTERRUPT_PIN …
#define regBIF_CFG_DEV0_RC0_INTERRUPT_PIN_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_IRQ_BRIDGE_CNTL …
#define regBIF_CFG_DEV0_RC0_IRQ_BRIDGE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_EXT_BRIDGE_CNTL …
#define regBIF_CFG_DEV0_RC0_EXT_BRIDGE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PMI_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PMI_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PMI_CAP …
#define regBIF_CFG_DEV0_RC0_PMI_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PMI_STATUS_CNTL …
#define regBIF_CFG_DEV0_RC0_PMI_STATUS_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_CAP …
#define regBIF_CFG_DEV0_RC0_PCIE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DEVICE_CAP …
#define regBIF_CFG_DEV0_RC0_DEVICE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DEVICE_CNTL …
#define regBIF_CFG_DEV0_RC0_DEVICE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DEVICE_STATUS …
#define regBIF_CFG_DEV0_RC0_DEVICE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_CAP …
#define regBIF_CFG_DEV0_RC0_LINK_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_CNTL …
#define regBIF_CFG_DEV0_RC0_LINK_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_STATUS …
#define regBIF_CFG_DEV0_RC0_LINK_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SLOT_CAP …
#define regBIF_CFG_DEV0_RC0_SLOT_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SLOT_CNTL …
#define regBIF_CFG_DEV0_RC0_SLOT_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SLOT_STATUS …
#define regBIF_CFG_DEV0_RC0_SLOT_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_ROOT_CNTL …
#define regBIF_CFG_DEV0_RC0_ROOT_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_ROOT_CAP …
#define regBIF_CFG_DEV0_RC0_ROOT_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_ROOT_STATUS …
#define regBIF_CFG_DEV0_RC0_ROOT_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DEVICE_CAP2 …
#define regBIF_CFG_DEV0_RC0_DEVICE_CAP2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DEVICE_CNTL2 …
#define regBIF_CFG_DEV0_RC0_DEVICE_CNTL2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DEVICE_STATUS2 …
#define regBIF_CFG_DEV0_RC0_DEVICE_STATUS2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_CAP2 …
#define regBIF_CFG_DEV0_RC0_LINK_CAP2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_CNTL2 …
#define regBIF_CFG_DEV0_RC0_LINK_CNTL2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_STATUS2 …
#define regBIF_CFG_DEV0_RC0_LINK_STATUS2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SLOT_CAP2 …
#define regBIF_CFG_DEV0_RC0_SLOT_CAP2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SLOT_CNTL2 …
#define regBIF_CFG_DEV0_RC0_SLOT_CNTL2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SLOT_STATUS2 …
#define regBIF_CFG_DEV0_RC0_SLOT_STATUS2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MSI_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_MSI_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_CNTL …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_ADDR_LO …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_ADDR_LO_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_ADDR_HI …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_ADDR_HI_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_DATA …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_DATA_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MSI_EXT_MSG_DATA …
#define regBIF_CFG_DEV0_RC0_MSI_EXT_MSG_DATA_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_DATA_64 …
#define regBIF_CFG_DEV0_RC0_MSI_MSG_DATA_64_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MSI_EXT_MSG_DATA_64 …
#define regBIF_CFG_DEV0_RC0_MSI_EXT_MSG_DATA_64_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SSID_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_SSID_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_SSID_CAP …
#define regBIF_CFG_DEV0_RC0_SSID_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC_HDR …
#define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC1 …
#define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC1_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC2 …
#define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VC_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_VC_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CAP_REG1 …
#define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CAP_REG1_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CAP_REG2 …
#define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CAP_REG2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_STATUS …
#define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_CAP …
#define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_STATUS …
#define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_CAP …
#define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_STATUS …
#define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_DW1 …
#define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_DW2 …
#define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_STATUS …
#define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_MASK …
#define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_MASK_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_SEVERITY …
#define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_CORR_ERR_STATUS …
#define regBIF_CFG_DEV0_RC0_PCIE_CORR_ERR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_CORR_ERR_MASK …
#define regBIF_CFG_DEV0_RC0_PCIE_CORR_ERR_MASK_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_ADV_ERR_CAP_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG0 …
#define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG0_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG1 …
#define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG1_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG2 …
#define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG3 …
#define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG3_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_ROOT_ERR_CMD …
#define regBIF_CFG_DEV0_RC0_PCIE_ROOT_ERR_CMD_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_ROOT_ERR_STATUS …
#define regBIF_CFG_DEV0_RC0_PCIE_ROOT_ERR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_ERR_SRC_ID …
#define regBIF_CFG_DEV0_RC0_PCIE_ERR_SRC_ID_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG0 …
#define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG0_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG1 …
#define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG1_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG2 …
#define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG2_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG3 …
#define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG3_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_SECONDARY_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LINK_CNTL3 …
#define regBIF_CFG_DEV0_RC0_PCIE_LINK_CNTL3_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_ERROR_STATUS …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_ERROR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_0_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_1_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_2_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_3_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_4_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_5_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_6_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_7_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_8_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_9_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_10_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_11_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_12_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_13_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_14_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_15_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_ACS_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_ACS_CAP …
#define regBIF_CFG_DEV0_RC0_PCIE_ACS_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_ACS_CNTL …
#define regBIF_CFG_DEV0_RC0_PCIE_ACS_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_DLF_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DATA_LINK_FEATURE_CAP …
#define regBIF_CFG_DEV0_RC0_DATA_LINK_FEATURE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_DATA_LINK_FEATURE_STATUS …
#define regBIF_CFG_DEV0_RC0_DATA_LINK_FEATURE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_PHY_16GT_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_CAP_16GT …
#define regBIF_CFG_DEV0_RC0_LINK_CAP_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LINK_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_STATUS_16GT …
#define regBIF_CFG_DEV0_RC0_LINK_STATUS_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LOCAL_PARITY_MISMATCH_STATUS_16GT …
#define regBIF_CFG_DEV0_RC0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_RTM1_PARITY_MISMATCH_STATUS_16GT …
#define regBIF_CFG_DEV0_RC0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_RTM2_PARITY_MISMATCH_STATUS_16GT …
#define regBIF_CFG_DEV0_RC0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_0_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_1_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_2_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_3_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_4_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_5_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_6_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_7_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_8_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_9_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_10_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_11_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_12_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_13_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_14_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_15_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_RC0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_PCIE_MARGINING_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_RC0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MARGINING_PORT_CAP …
#define regBIF_CFG_DEV0_RC0_MARGINING_PORT_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_MARGINING_PORT_STATUS …
#define regBIF_CFG_DEV0_RC0_MARGINING_PORT_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_0_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_0_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_1_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_1_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_2_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_2_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_3_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_3_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_4_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_4_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_5_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_5_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_6_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_6_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_7_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_7_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_8_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_8_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_9_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_9_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_10_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_10_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_11_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_11_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_12_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_12_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_13_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_13_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_14_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_14_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_15_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_RC0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LANE_15_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_RC0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_CAP_32GT …
#define regBIF_CFG_DEV0_RC0_LINK_CAP_32GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_CNTL_32GT …
#define regBIF_CFG_DEV0_RC0_LINK_CNTL_32GT_BASE_IDX …
#define regBIF_CFG_DEV0_RC0_LINK_STATUS_32GT …
#define regBIF_CFG_DEV0_RC0_LINK_STATUS_32GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_VENDOR_ID …
#define regBIF_CFG_DEV0_EPF0_0_VENDOR_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_ID …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_COMMAND …
#define regBIF_CFG_DEV0_EPF0_0_COMMAND_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_REVISION_ID …
#define regBIF_CFG_DEV0_EPF0_0_REVISION_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PROG_INTERFACE …
#define regBIF_CFG_DEV0_EPF0_0_PROG_INTERFACE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_SUB_CLASS …
#define regBIF_CFG_DEV0_EPF0_0_SUB_CLASS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_BASE_CLASS …
#define regBIF_CFG_DEV0_EPF0_0_BASE_CLASS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_CACHE_LINE …
#define regBIF_CFG_DEV0_EPF0_0_CACHE_LINE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LATENCY …
#define regBIF_CFG_DEV0_EPF0_0_LATENCY_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_HEADER …
#define regBIF_CFG_DEV0_EPF0_0_HEADER_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_BIST …
#define regBIF_CFG_DEV0_EPF0_0_BIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_1 …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_2 …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_3 …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_4 …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_5 …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_6 …
#define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_CARDBUS_CIS_PTR …
#define regBIF_CFG_DEV0_EPF0_0_CARDBUS_CIS_PTR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_ADAPTER_ID …
#define regBIF_CFG_DEV0_EPF0_0_ADAPTER_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_ROM_BASE_ADDR …
#define regBIF_CFG_DEV0_EPF0_0_ROM_BASE_ADDR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_CAP_PTR …
#define regBIF_CFG_DEV0_EPF0_0_CAP_PTR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_INTERRUPT_LINE …
#define regBIF_CFG_DEV0_EPF0_0_INTERRUPT_LINE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_INTERRUPT_PIN …
#define regBIF_CFG_DEV0_EPF0_0_INTERRUPT_PIN_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MIN_GRANT …
#define regBIF_CFG_DEV0_EPF0_0_MIN_GRANT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MAX_LATENCY …
#define regBIF_CFG_DEV0_EPF0_0_MAX_LATENCY_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_VENDOR_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_VENDOR_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_ADAPTER_ID_W …
#define regBIF_CFG_DEV0_EPF0_0_ADAPTER_ID_W_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PMI_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PMI_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PMI_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PMI_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PMI_STATUS_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PMI_STATUS_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_CAP …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CAP …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_CAP2 …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_CAP2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_CNTL2 …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_CNTL2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_STATUS2 …
#define regBIF_CFG_DEV0_EPF0_0_DEVICE_STATUS2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CAP2 …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CAP2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL2 …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS2 …
#define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_MSI_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_ADDR_LO …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_ADDR_LO_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_ADDR_HI …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_ADDR_HI_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_DATA …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_DATA_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_EXT_MSG_DATA …
#define regBIF_CFG_DEV0_EPF0_0_MSI_EXT_MSG_DATA_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MASK …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MASK_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_DATA_64 …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_DATA_64_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_EXT_MSG_DATA_64 …
#define regBIF_CFG_DEV0_EPF0_0_MSI_EXT_MSG_DATA_64_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MASK_64 …
#define regBIF_CFG_DEV0_EPF0_0_MSI_MASK_64_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_PENDING …
#define regBIF_CFG_DEV0_EPF0_0_MSI_PENDING_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSI_PENDING_64 …
#define regBIF_CFG_DEV0_EPF0_0_MSI_PENDING_64_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSIX_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_MSIX_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSIX_MSG_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_MSIX_MSG_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSIX_TABLE …
#define regBIF_CFG_DEV0_EPF0_0_MSIX_TABLE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MSIX_PBA …
#define regBIF_CFG_DEV0_EPF0_0_MSIX_PBA_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CAP_REG1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CAP_REG2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_MASK …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_MASK_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_SEVERITY …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_CORR_ERR_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_CORR_ERR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_CORR_ERR_MASK …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_CORR_ERR_MASK_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ADV_ERR_CAP_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR1_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR1_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR1_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR1_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR2_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR2_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR2_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR2_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR3_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR3_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR3_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR3_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR4_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR4_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR4_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR4_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR5_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR5_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR5_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR5_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR6_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR6_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR6_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR6_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_DATA_SELECT …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_DATA …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_DATA_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_LATENCY_INDICATOR …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SECONDARY_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LINK_CNTL3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LINK_CNTL3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_ERROR_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_ERROR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_0_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_1_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_2_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_3_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_4_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_5_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_6_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_7_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_8_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_9_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_10_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_11_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_12_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_13_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_14_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_15_EQUALIZATION_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_OUTSTAND_PAGE_REQ_CAPACITY …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_OUTSTAND_PAGE_REQ_CAPACITY_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_OUTSTAND_PAGE_REQ_ALLOC …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_OUTSTAND_PAGE_REQ_ALLOC_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ADDR0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ADDR0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ADDR1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ADDR1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_RCV0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_RCV0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_RCV1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_RCV1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_ALL0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_ALL0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_ALL1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_ALL1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_UNTRANSLATED_0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_UNTRANSLATED_1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LTR_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LTR_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LTR_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_LTR_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_CAP …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_CONTROL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_CONTROL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_INITIAL_VFS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_INITIAL_VFS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_TOTAL_VFS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_TOTAL_VFS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_NUM_VFS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_NUM_VFS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_FUNC_DEP_LINK …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_FUNC_DEP_LINK_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_FIRST_VF_OFFSET …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_FIRST_VF_OFFSET_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_STRIDE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_STRIDE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_DEVICE_ID …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_DEVICE_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_SUPPORTED_PAGE_SIZE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_SUPPORTED_PAGE_SIZE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_SYSTEM_PAGE_SIZE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_SYSTEM_PAGE_SIZE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DLF_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DATA_LINK_FEATURE_CAP …
#define regBIF_CFG_DEV0_EPF0_0_DATA_LINK_FEATURE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_DATA_LINK_FEATURE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_DATA_LINK_FEATURE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PHY_16GT_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CAP_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CAP_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_RTM1_PARITY_MISMATCH_STATUS_16GT …
#define regBIF_CFG_DEV0_EPF0_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_RTM2_PARITY_MISMATCH_STATUS_16GT …
#define regBIF_CFG_DEV0_EPF0_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_0_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_1_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_2_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_3_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_4_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_5_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_6_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_7_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_8_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_9_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_10_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_11_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_12_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_13_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_14_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_15_EQUALIZATION_CNTL_16GT …
#define regBIF_CFG_DEV0_EPF0_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MARGINING_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MARGINING_PORT_CAP …
#define regBIF_CFG_DEV0_EPF0_0_MARGINING_PORT_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_MARGINING_PORT_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_MARGINING_PORT_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_0_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_0_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_1_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_1_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_2_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_2_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_3_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_3_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_4_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_4_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_5_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_5_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_6_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_6_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_7_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_7_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_8_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_8_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_9_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_9_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_10_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_10_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_11_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_11_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_12_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_12_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_13_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_13_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_14_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_14_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_15_MARGINING_LANE_CNTL …
#define regBIF_CFG_DEV0_EPF0_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LANE_15_MARGINING_LANE_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CAP_32GT …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CAP_32GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL_32GT …
#define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL_32GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS_32GT …
#define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS_32GT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_GPUIOV …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_GPUIOV_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_SRIOV_SHADOW …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_ENABLE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_ENABLE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_RESET_CONTROL …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_RESET_CONTROL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_CONTEXT …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_CONTEXT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_TOTAL_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_TOTAL_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_REGION …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_REGION_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_P2P_OVER_XGMI_ENABLE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_P2P_OVER_XGMI_ENABLE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF0_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF0_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF1_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF1_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF2_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF2_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF3_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF3_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF4_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF4_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF5_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF5_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF6_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF6_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF7_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF7_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF8_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF8_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF9_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF9_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF10_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF10_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF11_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF11_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF12_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF12_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF13_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF13_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF14_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF14_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF15_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF15_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF16_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF16_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF17_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF17_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF18_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF18_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF19_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF19_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF20_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF20_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF21_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF21_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF22_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF22_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF23_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF23_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF24_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF24_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF25_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF25_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF26_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF26_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF27_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF27_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF28_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF28_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF29_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF29_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF30_FB …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF30_FB_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD0SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD2SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD3SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD4SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD5SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD6SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD7SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD8SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD9SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD10SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD11SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX0SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX1SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX2SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX3SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX4SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX5SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX6SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW0 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW1 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW2 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW3 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW4 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW5 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW6 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW7 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW8 …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFX7SCH_DW8_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A0_7_INTR_ENABLE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A0_7_INTR_ENABLE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A8_15_INTR_ENABLE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A8_15_INTR_ENABLE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B0_7_INTR_ENABLE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B0_7_INTR_ENABLE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B8_15_INTR_ENABLE …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B8_15_INTR_ENABLE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A0_7_INTR_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A0_7_INTR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A8_15_INTR_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGA_A8_15_INTR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B0_7_INTR_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B0_7_INTR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B8_15_INTR_STATUS …
#define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_ENGB_B8_15_INTR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_VENDOR_ID …
#define regBIF_CFG_DEV0_EPF1_0_VENDOR_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_ID …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_COMMAND …
#define regBIF_CFG_DEV0_EPF1_0_COMMAND_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_STATUS …
#define regBIF_CFG_DEV0_EPF1_0_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_REVISION_ID …
#define regBIF_CFG_DEV0_EPF1_0_REVISION_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PROG_INTERFACE …
#define regBIF_CFG_DEV0_EPF1_0_PROG_INTERFACE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_SUB_CLASS …
#define regBIF_CFG_DEV0_EPF1_0_SUB_CLASS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_BASE_CLASS …
#define regBIF_CFG_DEV0_EPF1_0_BASE_CLASS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_CACHE_LINE …
#define regBIF_CFG_DEV0_EPF1_0_CACHE_LINE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_LATENCY …
#define regBIF_CFG_DEV0_EPF1_0_LATENCY_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_HEADER …
#define regBIF_CFG_DEV0_EPF1_0_HEADER_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_BIST …
#define regBIF_CFG_DEV0_EPF1_0_BIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_1 …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_2 …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_3 …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_4 …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_5 …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_6 …
#define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_CARDBUS_CIS_PTR …
#define regBIF_CFG_DEV0_EPF1_0_CARDBUS_CIS_PTR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_ADAPTER_ID …
#define regBIF_CFG_DEV0_EPF1_0_ADAPTER_ID_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_ROM_BASE_ADDR …
#define regBIF_CFG_DEV0_EPF1_0_ROM_BASE_ADDR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_CAP_PTR …
#define regBIF_CFG_DEV0_EPF1_0_CAP_PTR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_INTERRUPT_LINE …
#define regBIF_CFG_DEV0_EPF1_0_INTERRUPT_LINE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_INTERRUPT_PIN …
#define regBIF_CFG_DEV0_EPF1_0_INTERRUPT_PIN_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MIN_GRANT …
#define regBIF_CFG_DEV0_EPF1_0_MIN_GRANT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MAX_LATENCY …
#define regBIF_CFG_DEV0_EPF1_0_MAX_LATENCY_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_VENDOR_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_VENDOR_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_ADAPTER_ID_W …
#define regBIF_CFG_DEV0_EPF1_0_ADAPTER_ID_W_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PMI_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PMI_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PMI_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PMI_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PMI_STATUS_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PMI_STATUS_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_CAP …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_STATUS …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_LINK_CAP …
#define regBIF_CFG_DEV0_EPF1_0_LINK_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS …
#define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_CAP2 …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_CAP2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_CNTL2 …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_CNTL2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_STATUS2 …
#define regBIF_CFG_DEV0_EPF1_0_DEVICE_STATUS2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_LINK_CAP2 …
#define regBIF_CFG_DEV0_EPF1_0_LINK_CAP2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL2 …
#define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS2 …
#define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_MSI_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_ADDR_LO …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_ADDR_LO_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_ADDR_HI …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_ADDR_HI_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_DATA …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_DATA_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_EXT_MSG_DATA …
#define regBIF_CFG_DEV0_EPF1_0_MSI_EXT_MSG_DATA_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MASK …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MASK_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_DATA_64 …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_DATA_64_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_EXT_MSG_DATA_64 …
#define regBIF_CFG_DEV0_EPF1_0_MSI_EXT_MSG_DATA_64_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MASK_64 …
#define regBIF_CFG_DEV0_EPF1_0_MSI_MASK_64_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_PENDING …
#define regBIF_CFG_DEV0_EPF1_0_MSI_PENDING_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSI_PENDING_64 …
#define regBIF_CFG_DEV0_EPF1_0_MSI_PENDING_64_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSIX_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_MSIX_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSIX_MSG_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_MSIX_MSG_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSIX_TABLE …
#define regBIF_CFG_DEV0_EPF1_0_MSIX_TABLE_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_MSIX_PBA …
#define regBIF_CFG_DEV0_EPF1_0_MSIX_PBA_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC_HDR …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC1 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC2 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_STATUS …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_MASK …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_MASK_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_SEVERITY …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_CORR_ERR_STATUS …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_CORR_ERR_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_CORR_ERR_MASK …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_CORR_ERR_MASK_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ADV_ERR_CAP_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG0 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG1 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG2 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG3 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG0 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG1 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG2 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG3 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR1_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR1_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR1_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR1_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR2_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR2_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR2_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR2_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR3_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR3_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR3_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR3_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR4_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR4_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR4_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR4_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR5_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR5_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR5_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR5_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR6_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR6_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR6_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR6_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_DATA_SELECT …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_DATA …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_DATA_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_LATENCY_INDICATOR …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_STATUS …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_STATUS_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7 …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_CNTL_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_ENH_CAP_LIST …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_CAP …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_CAP_BASE_IDX …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_CNTL …
#define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_VDM_SUPPORT …
#define regRCC_DEV0_1_RCC_VDM_SUPPORT_BASE_IDX …
#define regRCC_DEV0_1_RCC_BUS_CNTL …
#define regRCC_DEV0_1_RCC_BUS_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_FEATURES_CONTROL_MISC …
#define regRCC_DEV0_1_RCC_FEATURES_CONTROL_MISC_BASE_IDX …
#define regRCC_DEV0_1_RCC_DEV0_LINK_CNTL …
#define regRCC_DEV0_1_RCC_DEV0_LINK_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_CMN_LINK_CNTL …
#define regRCC_DEV0_1_RCC_CMN_LINK_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_EP_REQUESTERID_RESTORE …
#define regRCC_DEV0_1_RCC_EP_REQUESTERID_RESTORE_BASE_IDX …
#define regRCC_DEV0_1_RCC_LTR_LSWITCH_CNTL …
#define regRCC_DEV0_1_RCC_LTR_LSWITCH_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_MH_ARB_CNTL …
#define regRCC_DEV0_1_RCC_MH_ARB_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_MARGIN_PARAM_CNTL0 …
#define regRCC_DEV0_1_RCC_MARGIN_PARAM_CNTL0_BASE_IDX …
#define regRCC_DEV0_1_RCC_MARGIN_PARAM_CNTL1 …
#define regRCC_DEV0_1_RCC_MARGIN_PARAM_CNTL1_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_SCRATCH …
#define regRCC_EP_DEV0_1_EP_PCIE_SCRATCH_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_INT_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_INT_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_INT_STATUS …
#define regRCC_EP_DEV0_1_EP_PCIE_INT_STATUS_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_RX_CNTL2 …
#define regRCC_EP_DEV0_1_EP_PCIE_RX_CNTL2_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_BUS_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_BUS_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_CFG_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_CFG_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_TX_LTR_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_TX_LTR_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_STRAP_MISC …
#define regRCC_EP_DEV0_1_EP_PCIE_STRAP_MISC_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_STRAP_MISC2 …
#define regRCC_EP_DEV0_1_EP_PCIE_STRAP_MISC2_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_CAP …
#define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_CAP_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_LATENCY_INDICATOR …
#define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0 …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1 …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2 …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3 …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4 …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5 …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6 …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7 …
#define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_PME_CONTROL …
#define regRCC_EP_DEV0_1_EP_PCIE_PME_CONTROL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIEP_RESERVED …
#define regRCC_EP_DEV0_1_EP_PCIEP_RESERVED_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_TX_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_TX_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_TX_REQUESTER_ID …
#define regRCC_EP_DEV0_1_EP_PCIE_TX_REQUESTER_ID_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_ERR_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_ERR_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_RX_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_RX_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_EP_PCIE_LC_SPEED_CNTL …
#define regRCC_EP_DEV0_1_EP_PCIE_LC_SPEED_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_RESERVED …
#define regRCC_DWN_DEV0_1_DN_PCIE_RESERVED_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_SCRATCH …
#define regRCC_DWN_DEV0_1_DN_PCIE_SCRATCH_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_CNTL …
#define regRCC_DWN_DEV0_1_DN_PCIE_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_CONFIG_CNTL …
#define regRCC_DWN_DEV0_1_DN_PCIE_CONFIG_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_RX_CNTL2 …
#define regRCC_DWN_DEV0_1_DN_PCIE_RX_CNTL2_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_BUS_CNTL …
#define regRCC_DWN_DEV0_1_DN_PCIE_BUS_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_CFG_CNTL …
#define regRCC_DWN_DEV0_1_DN_PCIE_CFG_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_F0 …
#define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_F0_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_MISC …
#define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_MISC_BASE_IDX …
#define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_MISC2 …
#define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_MISC2_BASE_IDX …
#define regRCC_DWNP_DEV0_1_PCIE_ERR_CNTL …
#define regRCC_DWNP_DEV0_1_PCIE_ERR_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_1_PCIE_RX_CNTL …
#define regRCC_DWNP_DEV0_1_PCIE_RX_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_1_PCIE_LC_SPEED_CNTL …
#define regRCC_DWNP_DEV0_1_PCIE_LC_SPEED_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_1_PCIE_LC_CNTL2 …
#define regRCC_DWNP_DEV0_1_PCIE_LC_CNTL2_BASE_IDX …
#define regRCC_DWNP_DEV0_1_PCIEP_STRAP_MISC …
#define regRCC_DWNP_DEV0_1_PCIEP_STRAP_MISC_BASE_IDX …
#define regRCC_DWNP_DEV0_1_LTR_MSG_INFO_FROM_EP …
#define regRCC_DWNP_DEV0_1_LTR_MSG_INFO_FROM_EP_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_LTR_CNTL …
#define regRCC_PFC_AMDGFX_RCC_PFC_LTR_CNTL_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_PME_RESTORE …
#define regRCC_PFC_AMDGFX_RCC_PFC_PME_RESTORE_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_0 …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_0_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_1 …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_1_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_2 …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_2_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_3 …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_3_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_4 …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_4_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_5 …
#define regRCC_PFC_AMDGFX_RCC_PFC_STICKY_RESTORE_5_BASE_IDX …
#define regRCC_PFC_AMDGFX_RCC_PFC_AUXPWR_CNTL …
#define regRCC_PFC_AMDGFX_RCC_PFC_AUXPWR_CNTL_BASE_IDX …
#define regPCIEMSIX_VECT0_ADDR_LO …
#define regPCIEMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT0_ADDR_HI …
#define regPCIEMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT0_MSG_DATA …
#define regPCIEMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT0_CONTROL …
#define regPCIEMSIX_VECT0_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT1_ADDR_LO …
#define regPCIEMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT1_ADDR_HI …
#define regPCIEMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT1_MSG_DATA …
#define regPCIEMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT1_CONTROL …
#define regPCIEMSIX_VECT1_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT2_ADDR_LO …
#define regPCIEMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT2_ADDR_HI …
#define regPCIEMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT2_MSG_DATA …
#define regPCIEMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT2_CONTROL …
#define regPCIEMSIX_VECT2_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT3_ADDR_LO …
#define regPCIEMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT3_ADDR_HI …
#define regPCIEMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT3_MSG_DATA …
#define regPCIEMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT3_CONTROL …
#define regPCIEMSIX_VECT3_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT4_ADDR_LO …
#define regPCIEMSIX_VECT4_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT4_ADDR_HI …
#define regPCIEMSIX_VECT4_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT4_MSG_DATA …
#define regPCIEMSIX_VECT4_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT4_CONTROL …
#define regPCIEMSIX_VECT4_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT5_ADDR_LO …
#define regPCIEMSIX_VECT5_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT5_ADDR_HI …
#define regPCIEMSIX_VECT5_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT5_MSG_DATA …
#define regPCIEMSIX_VECT5_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT5_CONTROL …
#define regPCIEMSIX_VECT5_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT6_ADDR_LO …
#define regPCIEMSIX_VECT6_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT6_ADDR_HI …
#define regPCIEMSIX_VECT6_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT6_MSG_DATA …
#define regPCIEMSIX_VECT6_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT6_CONTROL …
#define regPCIEMSIX_VECT6_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT7_ADDR_LO …
#define regPCIEMSIX_VECT7_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT7_ADDR_HI …
#define regPCIEMSIX_VECT7_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT7_MSG_DATA …
#define regPCIEMSIX_VECT7_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT7_CONTROL …
#define regPCIEMSIX_VECT7_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT8_ADDR_LO …
#define regPCIEMSIX_VECT8_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT8_ADDR_HI …
#define regPCIEMSIX_VECT8_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT8_MSG_DATA …
#define regPCIEMSIX_VECT8_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT8_CONTROL …
#define regPCIEMSIX_VECT8_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT9_ADDR_LO …
#define regPCIEMSIX_VECT9_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT9_ADDR_HI …
#define regPCIEMSIX_VECT9_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT9_MSG_DATA …
#define regPCIEMSIX_VECT9_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT9_CONTROL …
#define regPCIEMSIX_VECT9_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT10_ADDR_LO …
#define regPCIEMSIX_VECT10_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT10_ADDR_HI …
#define regPCIEMSIX_VECT10_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT10_MSG_DATA …
#define regPCIEMSIX_VECT10_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT10_CONTROL …
#define regPCIEMSIX_VECT10_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT11_ADDR_LO …
#define regPCIEMSIX_VECT11_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT11_ADDR_HI …
#define regPCIEMSIX_VECT11_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT11_MSG_DATA …
#define regPCIEMSIX_VECT11_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT11_CONTROL …
#define regPCIEMSIX_VECT11_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT12_ADDR_LO …
#define regPCIEMSIX_VECT12_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT12_ADDR_HI …
#define regPCIEMSIX_VECT12_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT12_MSG_DATA …
#define regPCIEMSIX_VECT12_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT12_CONTROL …
#define regPCIEMSIX_VECT12_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT13_ADDR_LO …
#define regPCIEMSIX_VECT13_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT13_ADDR_HI …
#define regPCIEMSIX_VECT13_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT13_MSG_DATA …
#define regPCIEMSIX_VECT13_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT13_CONTROL …
#define regPCIEMSIX_VECT13_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT14_ADDR_LO …
#define regPCIEMSIX_VECT14_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT14_ADDR_HI …
#define regPCIEMSIX_VECT14_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT14_MSG_DATA …
#define regPCIEMSIX_VECT14_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT14_CONTROL …
#define regPCIEMSIX_VECT14_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT15_ADDR_LO …
#define regPCIEMSIX_VECT15_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT15_ADDR_HI …
#define regPCIEMSIX_VECT15_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT15_MSG_DATA …
#define regPCIEMSIX_VECT15_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT15_CONTROL …
#define regPCIEMSIX_VECT15_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT16_ADDR_LO …
#define regPCIEMSIX_VECT16_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT16_ADDR_HI …
#define regPCIEMSIX_VECT16_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT16_MSG_DATA …
#define regPCIEMSIX_VECT16_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT16_CONTROL …
#define regPCIEMSIX_VECT16_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT17_ADDR_LO …
#define regPCIEMSIX_VECT17_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT17_ADDR_HI …
#define regPCIEMSIX_VECT17_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT17_MSG_DATA …
#define regPCIEMSIX_VECT17_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT17_CONTROL …
#define regPCIEMSIX_VECT17_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT18_ADDR_LO …
#define regPCIEMSIX_VECT18_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT18_ADDR_HI …
#define regPCIEMSIX_VECT18_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT18_MSG_DATA …
#define regPCIEMSIX_VECT18_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT18_CONTROL …
#define regPCIEMSIX_VECT18_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT19_ADDR_LO …
#define regPCIEMSIX_VECT19_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT19_ADDR_HI …
#define regPCIEMSIX_VECT19_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT19_MSG_DATA …
#define regPCIEMSIX_VECT19_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT19_CONTROL …
#define regPCIEMSIX_VECT19_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT20_ADDR_LO …
#define regPCIEMSIX_VECT20_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT20_ADDR_HI …
#define regPCIEMSIX_VECT20_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT20_MSG_DATA …
#define regPCIEMSIX_VECT20_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT20_CONTROL …
#define regPCIEMSIX_VECT20_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT21_ADDR_LO …
#define regPCIEMSIX_VECT21_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT21_ADDR_HI …
#define regPCIEMSIX_VECT21_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT21_MSG_DATA …
#define regPCIEMSIX_VECT21_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT21_CONTROL …
#define regPCIEMSIX_VECT21_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT22_ADDR_LO …
#define regPCIEMSIX_VECT22_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT22_ADDR_HI …
#define regPCIEMSIX_VECT22_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT22_MSG_DATA …
#define regPCIEMSIX_VECT22_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT22_CONTROL …
#define regPCIEMSIX_VECT22_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT23_ADDR_LO …
#define regPCIEMSIX_VECT23_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT23_ADDR_HI …
#define regPCIEMSIX_VECT23_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT23_MSG_DATA …
#define regPCIEMSIX_VECT23_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT23_CONTROL …
#define regPCIEMSIX_VECT23_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT24_ADDR_LO …
#define regPCIEMSIX_VECT24_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT24_ADDR_HI …
#define regPCIEMSIX_VECT24_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT24_MSG_DATA …
#define regPCIEMSIX_VECT24_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT24_CONTROL …
#define regPCIEMSIX_VECT24_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT25_ADDR_LO …
#define regPCIEMSIX_VECT25_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT25_ADDR_HI …
#define regPCIEMSIX_VECT25_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT25_MSG_DATA …
#define regPCIEMSIX_VECT25_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT25_CONTROL …
#define regPCIEMSIX_VECT25_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT26_ADDR_LO …
#define regPCIEMSIX_VECT26_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT26_ADDR_HI …
#define regPCIEMSIX_VECT26_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT26_MSG_DATA …
#define regPCIEMSIX_VECT26_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT26_CONTROL …
#define regPCIEMSIX_VECT26_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT27_ADDR_LO …
#define regPCIEMSIX_VECT27_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT27_ADDR_HI …
#define regPCIEMSIX_VECT27_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT27_MSG_DATA …
#define regPCIEMSIX_VECT27_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT27_CONTROL …
#define regPCIEMSIX_VECT27_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT28_ADDR_LO …
#define regPCIEMSIX_VECT28_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT28_ADDR_HI …
#define regPCIEMSIX_VECT28_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT28_MSG_DATA …
#define regPCIEMSIX_VECT28_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT28_CONTROL …
#define regPCIEMSIX_VECT28_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT29_ADDR_LO …
#define regPCIEMSIX_VECT29_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT29_ADDR_HI …
#define regPCIEMSIX_VECT29_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT29_MSG_DATA …
#define regPCIEMSIX_VECT29_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT29_CONTROL …
#define regPCIEMSIX_VECT29_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT30_ADDR_LO …
#define regPCIEMSIX_VECT30_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT30_ADDR_HI …
#define regPCIEMSIX_VECT30_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT30_MSG_DATA …
#define regPCIEMSIX_VECT30_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT30_CONTROL …
#define regPCIEMSIX_VECT30_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT31_ADDR_LO …
#define regPCIEMSIX_VECT31_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT31_ADDR_HI …
#define regPCIEMSIX_VECT31_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT31_MSG_DATA …
#define regPCIEMSIX_VECT31_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT31_CONTROL …
#define regPCIEMSIX_VECT31_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT32_ADDR_LO …
#define regPCIEMSIX_VECT32_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT32_ADDR_HI …
#define regPCIEMSIX_VECT32_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT32_MSG_DATA …
#define regPCIEMSIX_VECT32_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT32_CONTROL …
#define regPCIEMSIX_VECT32_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT33_ADDR_LO …
#define regPCIEMSIX_VECT33_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT33_ADDR_HI …
#define regPCIEMSIX_VECT33_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT33_MSG_DATA …
#define regPCIEMSIX_VECT33_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT33_CONTROL …
#define regPCIEMSIX_VECT33_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT34_ADDR_LO …
#define regPCIEMSIX_VECT34_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT34_ADDR_HI …
#define regPCIEMSIX_VECT34_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT34_MSG_DATA …
#define regPCIEMSIX_VECT34_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT34_CONTROL …
#define regPCIEMSIX_VECT34_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT35_ADDR_LO …
#define regPCIEMSIX_VECT35_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT35_ADDR_HI …
#define regPCIEMSIX_VECT35_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT35_MSG_DATA …
#define regPCIEMSIX_VECT35_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT35_CONTROL …
#define regPCIEMSIX_VECT35_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT36_ADDR_LO …
#define regPCIEMSIX_VECT36_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT36_ADDR_HI …
#define regPCIEMSIX_VECT36_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT36_MSG_DATA …
#define regPCIEMSIX_VECT36_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT36_CONTROL …
#define regPCIEMSIX_VECT36_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT37_ADDR_LO …
#define regPCIEMSIX_VECT37_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT37_ADDR_HI …
#define regPCIEMSIX_VECT37_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT37_MSG_DATA …
#define regPCIEMSIX_VECT37_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT37_CONTROL …
#define regPCIEMSIX_VECT37_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT38_ADDR_LO …
#define regPCIEMSIX_VECT38_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT38_ADDR_HI …
#define regPCIEMSIX_VECT38_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT38_MSG_DATA …
#define regPCIEMSIX_VECT38_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT38_CONTROL …
#define regPCIEMSIX_VECT38_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT39_ADDR_LO …
#define regPCIEMSIX_VECT39_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT39_ADDR_HI …
#define regPCIEMSIX_VECT39_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT39_MSG_DATA …
#define regPCIEMSIX_VECT39_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT39_CONTROL …
#define regPCIEMSIX_VECT39_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT40_ADDR_LO …
#define regPCIEMSIX_VECT40_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT40_ADDR_HI …
#define regPCIEMSIX_VECT40_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT40_MSG_DATA …
#define regPCIEMSIX_VECT40_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT40_CONTROL …
#define regPCIEMSIX_VECT40_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT41_ADDR_LO …
#define regPCIEMSIX_VECT41_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT41_ADDR_HI …
#define regPCIEMSIX_VECT41_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT41_MSG_DATA …
#define regPCIEMSIX_VECT41_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT41_CONTROL …
#define regPCIEMSIX_VECT41_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT42_ADDR_LO …
#define regPCIEMSIX_VECT42_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT42_ADDR_HI …
#define regPCIEMSIX_VECT42_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT42_MSG_DATA …
#define regPCIEMSIX_VECT42_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT42_CONTROL …
#define regPCIEMSIX_VECT42_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT43_ADDR_LO …
#define regPCIEMSIX_VECT43_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT43_ADDR_HI …
#define regPCIEMSIX_VECT43_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT43_MSG_DATA …
#define regPCIEMSIX_VECT43_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT43_CONTROL …
#define regPCIEMSIX_VECT43_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT44_ADDR_LO …
#define regPCIEMSIX_VECT44_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT44_ADDR_HI …
#define regPCIEMSIX_VECT44_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT44_MSG_DATA …
#define regPCIEMSIX_VECT44_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT44_CONTROL …
#define regPCIEMSIX_VECT44_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT45_ADDR_LO …
#define regPCIEMSIX_VECT45_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT45_ADDR_HI …
#define regPCIEMSIX_VECT45_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT45_MSG_DATA …
#define regPCIEMSIX_VECT45_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT45_CONTROL …
#define regPCIEMSIX_VECT45_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT46_ADDR_LO …
#define regPCIEMSIX_VECT46_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT46_ADDR_HI …
#define regPCIEMSIX_VECT46_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT46_MSG_DATA …
#define regPCIEMSIX_VECT46_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT46_CONTROL …
#define regPCIEMSIX_VECT46_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT47_ADDR_LO …
#define regPCIEMSIX_VECT47_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT47_ADDR_HI …
#define regPCIEMSIX_VECT47_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT47_MSG_DATA …
#define regPCIEMSIX_VECT47_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT47_CONTROL …
#define regPCIEMSIX_VECT47_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT48_ADDR_LO …
#define regPCIEMSIX_VECT48_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT48_ADDR_HI …
#define regPCIEMSIX_VECT48_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT48_MSG_DATA …
#define regPCIEMSIX_VECT48_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT48_CONTROL …
#define regPCIEMSIX_VECT48_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT49_ADDR_LO …
#define regPCIEMSIX_VECT49_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT49_ADDR_HI …
#define regPCIEMSIX_VECT49_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT49_MSG_DATA …
#define regPCIEMSIX_VECT49_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT49_CONTROL …
#define regPCIEMSIX_VECT49_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT50_ADDR_LO …
#define regPCIEMSIX_VECT50_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT50_ADDR_HI …
#define regPCIEMSIX_VECT50_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT50_MSG_DATA …
#define regPCIEMSIX_VECT50_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT50_CONTROL …
#define regPCIEMSIX_VECT50_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT51_ADDR_LO …
#define regPCIEMSIX_VECT51_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT51_ADDR_HI …
#define regPCIEMSIX_VECT51_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT51_MSG_DATA …
#define regPCIEMSIX_VECT51_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT51_CONTROL …
#define regPCIEMSIX_VECT51_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT52_ADDR_LO …
#define regPCIEMSIX_VECT52_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT52_ADDR_HI …
#define regPCIEMSIX_VECT52_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT52_MSG_DATA …
#define regPCIEMSIX_VECT52_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT52_CONTROL …
#define regPCIEMSIX_VECT52_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT53_ADDR_LO …
#define regPCIEMSIX_VECT53_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT53_ADDR_HI …
#define regPCIEMSIX_VECT53_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT53_MSG_DATA …
#define regPCIEMSIX_VECT53_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT53_CONTROL …
#define regPCIEMSIX_VECT53_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT54_ADDR_LO …
#define regPCIEMSIX_VECT54_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT54_ADDR_HI …
#define regPCIEMSIX_VECT54_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT54_MSG_DATA …
#define regPCIEMSIX_VECT54_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT54_CONTROL …
#define regPCIEMSIX_VECT54_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT55_ADDR_LO …
#define regPCIEMSIX_VECT55_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT55_ADDR_HI …
#define regPCIEMSIX_VECT55_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT55_MSG_DATA …
#define regPCIEMSIX_VECT55_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT55_CONTROL …
#define regPCIEMSIX_VECT55_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT56_ADDR_LO …
#define regPCIEMSIX_VECT56_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT56_ADDR_HI …
#define regPCIEMSIX_VECT56_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT56_MSG_DATA …
#define regPCIEMSIX_VECT56_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT56_CONTROL …
#define regPCIEMSIX_VECT56_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT57_ADDR_LO …
#define regPCIEMSIX_VECT57_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT57_ADDR_HI …
#define regPCIEMSIX_VECT57_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT57_MSG_DATA …
#define regPCIEMSIX_VECT57_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT57_CONTROL …
#define regPCIEMSIX_VECT57_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT58_ADDR_LO …
#define regPCIEMSIX_VECT58_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT58_ADDR_HI …
#define regPCIEMSIX_VECT58_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT58_MSG_DATA …
#define regPCIEMSIX_VECT58_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT58_CONTROL …
#define regPCIEMSIX_VECT58_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT59_ADDR_LO …
#define regPCIEMSIX_VECT59_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT59_ADDR_HI …
#define regPCIEMSIX_VECT59_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT59_MSG_DATA …
#define regPCIEMSIX_VECT59_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT59_CONTROL …
#define regPCIEMSIX_VECT59_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT60_ADDR_LO …
#define regPCIEMSIX_VECT60_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT60_ADDR_HI …
#define regPCIEMSIX_VECT60_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT60_MSG_DATA …
#define regPCIEMSIX_VECT60_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT60_CONTROL …
#define regPCIEMSIX_VECT60_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT61_ADDR_LO …
#define regPCIEMSIX_VECT61_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT61_ADDR_HI …
#define regPCIEMSIX_VECT61_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT61_MSG_DATA …
#define regPCIEMSIX_VECT61_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT61_CONTROL …
#define regPCIEMSIX_VECT61_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT62_ADDR_LO …
#define regPCIEMSIX_VECT62_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT62_ADDR_HI …
#define regPCIEMSIX_VECT62_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT62_MSG_DATA …
#define regPCIEMSIX_VECT62_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT62_CONTROL …
#define regPCIEMSIX_VECT62_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT63_ADDR_LO …
#define regPCIEMSIX_VECT63_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT63_ADDR_HI …
#define regPCIEMSIX_VECT63_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT63_MSG_DATA …
#define regPCIEMSIX_VECT63_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT63_CONTROL …
#define regPCIEMSIX_VECT63_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT64_ADDR_LO …
#define regPCIEMSIX_VECT64_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT64_ADDR_HI …
#define regPCIEMSIX_VECT64_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT64_MSG_DATA …
#define regPCIEMSIX_VECT64_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT64_CONTROL …
#define regPCIEMSIX_VECT64_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT65_ADDR_LO …
#define regPCIEMSIX_VECT65_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT65_ADDR_HI …
#define regPCIEMSIX_VECT65_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT65_MSG_DATA …
#define regPCIEMSIX_VECT65_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT65_CONTROL …
#define regPCIEMSIX_VECT65_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT66_ADDR_LO …
#define regPCIEMSIX_VECT66_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT66_ADDR_HI …
#define regPCIEMSIX_VECT66_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT66_MSG_DATA …
#define regPCIEMSIX_VECT66_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT66_CONTROL …
#define regPCIEMSIX_VECT66_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT67_ADDR_LO …
#define regPCIEMSIX_VECT67_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT67_ADDR_HI …
#define regPCIEMSIX_VECT67_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT67_MSG_DATA …
#define regPCIEMSIX_VECT67_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT67_CONTROL …
#define regPCIEMSIX_VECT67_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT68_ADDR_LO …
#define regPCIEMSIX_VECT68_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT68_ADDR_HI …
#define regPCIEMSIX_VECT68_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT68_MSG_DATA …
#define regPCIEMSIX_VECT68_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT68_CONTROL …
#define regPCIEMSIX_VECT68_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT69_ADDR_LO …
#define regPCIEMSIX_VECT69_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT69_ADDR_HI …
#define regPCIEMSIX_VECT69_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT69_MSG_DATA …
#define regPCIEMSIX_VECT69_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT69_CONTROL …
#define regPCIEMSIX_VECT69_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT70_ADDR_LO …
#define regPCIEMSIX_VECT70_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT70_ADDR_HI …
#define regPCIEMSIX_VECT70_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT70_MSG_DATA …
#define regPCIEMSIX_VECT70_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT70_CONTROL …
#define regPCIEMSIX_VECT70_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT71_ADDR_LO …
#define regPCIEMSIX_VECT71_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT71_ADDR_HI …
#define regPCIEMSIX_VECT71_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT71_MSG_DATA …
#define regPCIEMSIX_VECT71_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT71_CONTROL …
#define regPCIEMSIX_VECT71_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT72_ADDR_LO …
#define regPCIEMSIX_VECT72_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT72_ADDR_HI …
#define regPCIEMSIX_VECT72_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT72_MSG_DATA …
#define regPCIEMSIX_VECT72_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT72_CONTROL …
#define regPCIEMSIX_VECT72_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT73_ADDR_LO …
#define regPCIEMSIX_VECT73_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT73_ADDR_HI …
#define regPCIEMSIX_VECT73_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT73_MSG_DATA …
#define regPCIEMSIX_VECT73_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT73_CONTROL …
#define regPCIEMSIX_VECT73_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT74_ADDR_LO …
#define regPCIEMSIX_VECT74_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT74_ADDR_HI …
#define regPCIEMSIX_VECT74_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT74_MSG_DATA …
#define regPCIEMSIX_VECT74_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT74_CONTROL …
#define regPCIEMSIX_VECT74_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT75_ADDR_LO …
#define regPCIEMSIX_VECT75_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT75_ADDR_HI …
#define regPCIEMSIX_VECT75_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT75_MSG_DATA …
#define regPCIEMSIX_VECT75_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT75_CONTROL …
#define regPCIEMSIX_VECT75_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT76_ADDR_LO …
#define regPCIEMSIX_VECT76_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT76_ADDR_HI …
#define regPCIEMSIX_VECT76_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT76_MSG_DATA …
#define regPCIEMSIX_VECT76_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT76_CONTROL …
#define regPCIEMSIX_VECT76_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT77_ADDR_LO …
#define regPCIEMSIX_VECT77_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT77_ADDR_HI …
#define regPCIEMSIX_VECT77_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT77_MSG_DATA …
#define regPCIEMSIX_VECT77_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT77_CONTROL …
#define regPCIEMSIX_VECT77_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT78_ADDR_LO …
#define regPCIEMSIX_VECT78_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT78_ADDR_HI …
#define regPCIEMSIX_VECT78_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT78_MSG_DATA …
#define regPCIEMSIX_VECT78_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT78_CONTROL …
#define regPCIEMSIX_VECT78_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT79_ADDR_LO …
#define regPCIEMSIX_VECT79_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT79_ADDR_HI …
#define regPCIEMSIX_VECT79_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT79_MSG_DATA …
#define regPCIEMSIX_VECT79_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT79_CONTROL …
#define regPCIEMSIX_VECT79_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT80_ADDR_LO …
#define regPCIEMSIX_VECT80_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT80_ADDR_HI …
#define regPCIEMSIX_VECT80_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT80_MSG_DATA …
#define regPCIEMSIX_VECT80_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT80_CONTROL …
#define regPCIEMSIX_VECT80_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT81_ADDR_LO …
#define regPCIEMSIX_VECT81_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT81_ADDR_HI …
#define regPCIEMSIX_VECT81_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT81_MSG_DATA …
#define regPCIEMSIX_VECT81_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT81_CONTROL …
#define regPCIEMSIX_VECT81_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT82_ADDR_LO …
#define regPCIEMSIX_VECT82_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT82_ADDR_HI …
#define regPCIEMSIX_VECT82_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT82_MSG_DATA …
#define regPCIEMSIX_VECT82_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT82_CONTROL …
#define regPCIEMSIX_VECT82_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT83_ADDR_LO …
#define regPCIEMSIX_VECT83_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT83_ADDR_HI …
#define regPCIEMSIX_VECT83_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT83_MSG_DATA …
#define regPCIEMSIX_VECT83_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT83_CONTROL …
#define regPCIEMSIX_VECT83_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT84_ADDR_LO …
#define regPCIEMSIX_VECT84_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT84_ADDR_HI …
#define regPCIEMSIX_VECT84_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT84_MSG_DATA …
#define regPCIEMSIX_VECT84_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT84_CONTROL …
#define regPCIEMSIX_VECT84_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT85_ADDR_LO …
#define regPCIEMSIX_VECT85_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT85_ADDR_HI …
#define regPCIEMSIX_VECT85_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT85_MSG_DATA …
#define regPCIEMSIX_VECT85_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT85_CONTROL …
#define regPCIEMSIX_VECT85_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT86_ADDR_LO …
#define regPCIEMSIX_VECT86_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT86_ADDR_HI …
#define regPCIEMSIX_VECT86_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT86_MSG_DATA …
#define regPCIEMSIX_VECT86_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT86_CONTROL …
#define regPCIEMSIX_VECT86_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT87_ADDR_LO …
#define regPCIEMSIX_VECT87_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT87_ADDR_HI …
#define regPCIEMSIX_VECT87_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT87_MSG_DATA …
#define regPCIEMSIX_VECT87_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT87_CONTROL …
#define regPCIEMSIX_VECT87_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT88_ADDR_LO …
#define regPCIEMSIX_VECT88_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT88_ADDR_HI …
#define regPCIEMSIX_VECT88_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT88_MSG_DATA …
#define regPCIEMSIX_VECT88_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT88_CONTROL …
#define regPCIEMSIX_VECT88_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT89_ADDR_LO …
#define regPCIEMSIX_VECT89_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT89_ADDR_HI …
#define regPCIEMSIX_VECT89_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT89_MSG_DATA …
#define regPCIEMSIX_VECT89_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT89_CONTROL …
#define regPCIEMSIX_VECT89_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT90_ADDR_LO …
#define regPCIEMSIX_VECT90_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT90_ADDR_HI …
#define regPCIEMSIX_VECT90_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT90_MSG_DATA …
#define regPCIEMSIX_VECT90_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT90_CONTROL …
#define regPCIEMSIX_VECT90_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT91_ADDR_LO …
#define regPCIEMSIX_VECT91_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT91_ADDR_HI …
#define regPCIEMSIX_VECT91_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT91_MSG_DATA …
#define regPCIEMSIX_VECT91_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT91_CONTROL …
#define regPCIEMSIX_VECT91_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT92_ADDR_LO …
#define regPCIEMSIX_VECT92_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT92_ADDR_HI …
#define regPCIEMSIX_VECT92_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT92_MSG_DATA …
#define regPCIEMSIX_VECT92_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT92_CONTROL …
#define regPCIEMSIX_VECT92_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT93_ADDR_LO …
#define regPCIEMSIX_VECT93_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT93_ADDR_HI …
#define regPCIEMSIX_VECT93_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT93_MSG_DATA …
#define regPCIEMSIX_VECT93_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT93_CONTROL …
#define regPCIEMSIX_VECT93_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT94_ADDR_LO …
#define regPCIEMSIX_VECT94_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT94_ADDR_HI …
#define regPCIEMSIX_VECT94_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT94_MSG_DATA …
#define regPCIEMSIX_VECT94_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT94_CONTROL …
#define regPCIEMSIX_VECT94_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT95_ADDR_LO …
#define regPCIEMSIX_VECT95_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT95_ADDR_HI …
#define regPCIEMSIX_VECT95_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT95_MSG_DATA …
#define regPCIEMSIX_VECT95_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT95_CONTROL …
#define regPCIEMSIX_VECT95_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT96_ADDR_LO …
#define regPCIEMSIX_VECT96_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT96_ADDR_HI …
#define regPCIEMSIX_VECT96_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT96_MSG_DATA …
#define regPCIEMSIX_VECT96_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT96_CONTROL …
#define regPCIEMSIX_VECT96_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT97_ADDR_LO …
#define regPCIEMSIX_VECT97_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT97_ADDR_HI …
#define regPCIEMSIX_VECT97_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT97_MSG_DATA …
#define regPCIEMSIX_VECT97_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT97_CONTROL …
#define regPCIEMSIX_VECT97_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT98_ADDR_LO …
#define regPCIEMSIX_VECT98_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT98_ADDR_HI …
#define regPCIEMSIX_VECT98_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT98_MSG_DATA …
#define regPCIEMSIX_VECT98_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT98_CONTROL …
#define regPCIEMSIX_VECT98_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT99_ADDR_LO …
#define regPCIEMSIX_VECT99_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT99_ADDR_HI …
#define regPCIEMSIX_VECT99_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT99_MSG_DATA …
#define regPCIEMSIX_VECT99_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT99_CONTROL …
#define regPCIEMSIX_VECT99_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT100_ADDR_LO …
#define regPCIEMSIX_VECT100_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT100_ADDR_HI …
#define regPCIEMSIX_VECT100_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT100_MSG_DATA …
#define regPCIEMSIX_VECT100_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT100_CONTROL …
#define regPCIEMSIX_VECT100_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT101_ADDR_LO …
#define regPCIEMSIX_VECT101_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT101_ADDR_HI …
#define regPCIEMSIX_VECT101_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT101_MSG_DATA …
#define regPCIEMSIX_VECT101_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT101_CONTROL …
#define regPCIEMSIX_VECT101_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT102_ADDR_LO …
#define regPCIEMSIX_VECT102_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT102_ADDR_HI …
#define regPCIEMSIX_VECT102_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT102_MSG_DATA …
#define regPCIEMSIX_VECT102_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT102_CONTROL …
#define regPCIEMSIX_VECT102_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT103_ADDR_LO …
#define regPCIEMSIX_VECT103_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT103_ADDR_HI …
#define regPCIEMSIX_VECT103_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT103_MSG_DATA …
#define regPCIEMSIX_VECT103_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT103_CONTROL …
#define regPCIEMSIX_VECT103_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT104_ADDR_LO …
#define regPCIEMSIX_VECT104_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT104_ADDR_HI …
#define regPCIEMSIX_VECT104_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT104_MSG_DATA …
#define regPCIEMSIX_VECT104_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT104_CONTROL …
#define regPCIEMSIX_VECT104_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT105_ADDR_LO …
#define regPCIEMSIX_VECT105_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT105_ADDR_HI …
#define regPCIEMSIX_VECT105_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT105_MSG_DATA …
#define regPCIEMSIX_VECT105_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT105_CONTROL …
#define regPCIEMSIX_VECT105_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT106_ADDR_LO …
#define regPCIEMSIX_VECT106_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT106_ADDR_HI …
#define regPCIEMSIX_VECT106_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT106_MSG_DATA …
#define regPCIEMSIX_VECT106_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT106_CONTROL …
#define regPCIEMSIX_VECT106_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT107_ADDR_LO …
#define regPCIEMSIX_VECT107_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT107_ADDR_HI …
#define regPCIEMSIX_VECT107_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT107_MSG_DATA …
#define regPCIEMSIX_VECT107_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT107_CONTROL …
#define regPCIEMSIX_VECT107_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT108_ADDR_LO …
#define regPCIEMSIX_VECT108_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT108_ADDR_HI …
#define regPCIEMSIX_VECT108_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT108_MSG_DATA …
#define regPCIEMSIX_VECT108_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT108_CONTROL …
#define regPCIEMSIX_VECT108_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT109_ADDR_LO …
#define regPCIEMSIX_VECT109_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT109_ADDR_HI …
#define regPCIEMSIX_VECT109_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT109_MSG_DATA …
#define regPCIEMSIX_VECT109_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT109_CONTROL …
#define regPCIEMSIX_VECT109_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT110_ADDR_LO …
#define regPCIEMSIX_VECT110_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT110_ADDR_HI …
#define regPCIEMSIX_VECT110_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT110_MSG_DATA …
#define regPCIEMSIX_VECT110_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT110_CONTROL …
#define regPCIEMSIX_VECT110_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT111_ADDR_LO …
#define regPCIEMSIX_VECT111_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT111_ADDR_HI …
#define regPCIEMSIX_VECT111_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT111_MSG_DATA …
#define regPCIEMSIX_VECT111_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT111_CONTROL …
#define regPCIEMSIX_VECT111_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT112_ADDR_LO …
#define regPCIEMSIX_VECT112_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT112_ADDR_HI …
#define regPCIEMSIX_VECT112_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT112_MSG_DATA …
#define regPCIEMSIX_VECT112_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT112_CONTROL …
#define regPCIEMSIX_VECT112_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT113_ADDR_LO …
#define regPCIEMSIX_VECT113_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT113_ADDR_HI …
#define regPCIEMSIX_VECT113_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT113_MSG_DATA …
#define regPCIEMSIX_VECT113_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT113_CONTROL …
#define regPCIEMSIX_VECT113_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT114_ADDR_LO …
#define regPCIEMSIX_VECT114_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT114_ADDR_HI …
#define regPCIEMSIX_VECT114_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT114_MSG_DATA …
#define regPCIEMSIX_VECT114_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT114_CONTROL …
#define regPCIEMSIX_VECT114_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT115_ADDR_LO …
#define regPCIEMSIX_VECT115_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT115_ADDR_HI …
#define regPCIEMSIX_VECT115_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT115_MSG_DATA …
#define regPCIEMSIX_VECT115_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT115_CONTROL …
#define regPCIEMSIX_VECT115_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT116_ADDR_LO …
#define regPCIEMSIX_VECT116_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT116_ADDR_HI …
#define regPCIEMSIX_VECT116_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT116_MSG_DATA …
#define regPCIEMSIX_VECT116_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT116_CONTROL …
#define regPCIEMSIX_VECT116_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT117_ADDR_LO …
#define regPCIEMSIX_VECT117_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT117_ADDR_HI …
#define regPCIEMSIX_VECT117_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT117_MSG_DATA …
#define regPCIEMSIX_VECT117_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT117_CONTROL …
#define regPCIEMSIX_VECT117_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT118_ADDR_LO …
#define regPCIEMSIX_VECT118_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT118_ADDR_HI …
#define regPCIEMSIX_VECT118_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT118_MSG_DATA …
#define regPCIEMSIX_VECT118_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT118_CONTROL …
#define regPCIEMSIX_VECT118_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT119_ADDR_LO …
#define regPCIEMSIX_VECT119_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT119_ADDR_HI …
#define regPCIEMSIX_VECT119_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT119_MSG_DATA …
#define regPCIEMSIX_VECT119_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT119_CONTROL …
#define regPCIEMSIX_VECT119_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT120_ADDR_LO …
#define regPCIEMSIX_VECT120_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT120_ADDR_HI …
#define regPCIEMSIX_VECT120_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT120_MSG_DATA …
#define regPCIEMSIX_VECT120_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT120_CONTROL …
#define regPCIEMSIX_VECT120_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT121_ADDR_LO …
#define regPCIEMSIX_VECT121_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT121_ADDR_HI …
#define regPCIEMSIX_VECT121_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT121_MSG_DATA …
#define regPCIEMSIX_VECT121_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT121_CONTROL …
#define regPCIEMSIX_VECT121_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT122_ADDR_LO …
#define regPCIEMSIX_VECT122_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT122_ADDR_HI …
#define regPCIEMSIX_VECT122_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT122_MSG_DATA …
#define regPCIEMSIX_VECT122_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT122_CONTROL …
#define regPCIEMSIX_VECT122_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT123_ADDR_LO …
#define regPCIEMSIX_VECT123_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT123_ADDR_HI …
#define regPCIEMSIX_VECT123_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT123_MSG_DATA …
#define regPCIEMSIX_VECT123_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT123_CONTROL …
#define regPCIEMSIX_VECT123_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT124_ADDR_LO …
#define regPCIEMSIX_VECT124_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT124_ADDR_HI …
#define regPCIEMSIX_VECT124_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT124_MSG_DATA …
#define regPCIEMSIX_VECT124_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT124_CONTROL …
#define regPCIEMSIX_VECT124_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT125_ADDR_LO …
#define regPCIEMSIX_VECT125_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT125_ADDR_HI …
#define regPCIEMSIX_VECT125_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT125_MSG_DATA …
#define regPCIEMSIX_VECT125_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT125_CONTROL …
#define regPCIEMSIX_VECT125_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT126_ADDR_LO …
#define regPCIEMSIX_VECT126_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT126_ADDR_HI …
#define regPCIEMSIX_VECT126_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT126_MSG_DATA …
#define regPCIEMSIX_VECT126_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT126_CONTROL …
#define regPCIEMSIX_VECT126_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT127_ADDR_LO …
#define regPCIEMSIX_VECT127_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT127_ADDR_HI …
#define regPCIEMSIX_VECT127_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT127_MSG_DATA …
#define regPCIEMSIX_VECT127_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT127_CONTROL …
#define regPCIEMSIX_VECT127_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT128_ADDR_LO …
#define regPCIEMSIX_VECT128_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT128_ADDR_HI …
#define regPCIEMSIX_VECT128_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT128_MSG_DATA …
#define regPCIEMSIX_VECT128_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT128_CONTROL …
#define regPCIEMSIX_VECT128_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT129_ADDR_LO …
#define regPCIEMSIX_VECT129_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT129_ADDR_HI …
#define regPCIEMSIX_VECT129_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT129_MSG_DATA …
#define regPCIEMSIX_VECT129_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT129_CONTROL …
#define regPCIEMSIX_VECT129_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT130_ADDR_LO …
#define regPCIEMSIX_VECT130_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT130_ADDR_HI …
#define regPCIEMSIX_VECT130_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT130_MSG_DATA …
#define regPCIEMSIX_VECT130_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT130_CONTROL …
#define regPCIEMSIX_VECT130_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT131_ADDR_LO …
#define regPCIEMSIX_VECT131_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT131_ADDR_HI …
#define regPCIEMSIX_VECT131_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT131_MSG_DATA …
#define regPCIEMSIX_VECT131_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT131_CONTROL …
#define regPCIEMSIX_VECT131_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT132_ADDR_LO …
#define regPCIEMSIX_VECT132_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT132_ADDR_HI …
#define regPCIEMSIX_VECT132_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT132_MSG_DATA …
#define regPCIEMSIX_VECT132_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT132_CONTROL …
#define regPCIEMSIX_VECT132_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT133_ADDR_LO …
#define regPCIEMSIX_VECT133_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT133_ADDR_HI …
#define regPCIEMSIX_VECT133_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT133_MSG_DATA …
#define regPCIEMSIX_VECT133_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT133_CONTROL …
#define regPCIEMSIX_VECT133_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT134_ADDR_LO …
#define regPCIEMSIX_VECT134_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT134_ADDR_HI …
#define regPCIEMSIX_VECT134_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT134_MSG_DATA …
#define regPCIEMSIX_VECT134_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT134_CONTROL …
#define regPCIEMSIX_VECT134_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT135_ADDR_LO …
#define regPCIEMSIX_VECT135_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT135_ADDR_HI …
#define regPCIEMSIX_VECT135_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT135_MSG_DATA …
#define regPCIEMSIX_VECT135_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT135_CONTROL …
#define regPCIEMSIX_VECT135_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT136_ADDR_LO …
#define regPCIEMSIX_VECT136_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT136_ADDR_HI …
#define regPCIEMSIX_VECT136_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT136_MSG_DATA …
#define regPCIEMSIX_VECT136_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT136_CONTROL …
#define regPCIEMSIX_VECT136_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT137_ADDR_LO …
#define regPCIEMSIX_VECT137_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT137_ADDR_HI …
#define regPCIEMSIX_VECT137_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT137_MSG_DATA …
#define regPCIEMSIX_VECT137_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT137_CONTROL …
#define regPCIEMSIX_VECT137_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT138_ADDR_LO …
#define regPCIEMSIX_VECT138_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT138_ADDR_HI …
#define regPCIEMSIX_VECT138_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT138_MSG_DATA …
#define regPCIEMSIX_VECT138_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT138_CONTROL …
#define regPCIEMSIX_VECT138_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT139_ADDR_LO …
#define regPCIEMSIX_VECT139_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT139_ADDR_HI …
#define regPCIEMSIX_VECT139_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT139_MSG_DATA …
#define regPCIEMSIX_VECT139_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT139_CONTROL …
#define regPCIEMSIX_VECT139_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT140_ADDR_LO …
#define regPCIEMSIX_VECT140_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT140_ADDR_HI …
#define regPCIEMSIX_VECT140_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT140_MSG_DATA …
#define regPCIEMSIX_VECT140_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT140_CONTROL …
#define regPCIEMSIX_VECT140_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT141_ADDR_LO …
#define regPCIEMSIX_VECT141_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT141_ADDR_HI …
#define regPCIEMSIX_VECT141_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT141_MSG_DATA …
#define regPCIEMSIX_VECT141_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT141_CONTROL …
#define regPCIEMSIX_VECT141_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT142_ADDR_LO …
#define regPCIEMSIX_VECT142_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT142_ADDR_HI …
#define regPCIEMSIX_VECT142_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT142_MSG_DATA …
#define regPCIEMSIX_VECT142_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT142_CONTROL …
#define regPCIEMSIX_VECT142_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT143_ADDR_LO …
#define regPCIEMSIX_VECT143_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT143_ADDR_HI …
#define regPCIEMSIX_VECT143_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT143_MSG_DATA …
#define regPCIEMSIX_VECT143_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT143_CONTROL …
#define regPCIEMSIX_VECT143_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT144_ADDR_LO …
#define regPCIEMSIX_VECT144_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT144_ADDR_HI …
#define regPCIEMSIX_VECT144_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT144_MSG_DATA …
#define regPCIEMSIX_VECT144_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT144_CONTROL …
#define regPCIEMSIX_VECT144_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT145_ADDR_LO …
#define regPCIEMSIX_VECT145_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT145_ADDR_HI …
#define regPCIEMSIX_VECT145_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT145_MSG_DATA …
#define regPCIEMSIX_VECT145_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT145_CONTROL …
#define regPCIEMSIX_VECT145_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT146_ADDR_LO …
#define regPCIEMSIX_VECT146_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT146_ADDR_HI …
#define regPCIEMSIX_VECT146_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT146_MSG_DATA …
#define regPCIEMSIX_VECT146_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT146_CONTROL …
#define regPCIEMSIX_VECT146_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT147_ADDR_LO …
#define regPCIEMSIX_VECT147_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT147_ADDR_HI …
#define regPCIEMSIX_VECT147_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT147_MSG_DATA …
#define regPCIEMSIX_VECT147_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT147_CONTROL …
#define regPCIEMSIX_VECT147_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT148_ADDR_LO …
#define regPCIEMSIX_VECT148_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT148_ADDR_HI …
#define regPCIEMSIX_VECT148_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT148_MSG_DATA …
#define regPCIEMSIX_VECT148_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT148_CONTROL …
#define regPCIEMSIX_VECT148_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT149_ADDR_LO …
#define regPCIEMSIX_VECT149_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT149_ADDR_HI …
#define regPCIEMSIX_VECT149_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT149_MSG_DATA …
#define regPCIEMSIX_VECT149_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT149_CONTROL …
#define regPCIEMSIX_VECT149_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT150_ADDR_LO …
#define regPCIEMSIX_VECT150_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT150_ADDR_HI …
#define regPCIEMSIX_VECT150_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT150_MSG_DATA …
#define regPCIEMSIX_VECT150_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT150_CONTROL …
#define regPCIEMSIX_VECT150_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT151_ADDR_LO …
#define regPCIEMSIX_VECT151_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT151_ADDR_HI …
#define regPCIEMSIX_VECT151_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT151_MSG_DATA …
#define regPCIEMSIX_VECT151_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT151_CONTROL …
#define regPCIEMSIX_VECT151_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT152_ADDR_LO …
#define regPCIEMSIX_VECT152_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT152_ADDR_HI …
#define regPCIEMSIX_VECT152_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT152_MSG_DATA …
#define regPCIEMSIX_VECT152_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT152_CONTROL …
#define regPCIEMSIX_VECT152_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT153_ADDR_LO …
#define regPCIEMSIX_VECT153_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT153_ADDR_HI …
#define regPCIEMSIX_VECT153_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT153_MSG_DATA …
#define regPCIEMSIX_VECT153_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT153_CONTROL …
#define regPCIEMSIX_VECT153_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT154_ADDR_LO …
#define regPCIEMSIX_VECT154_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT154_ADDR_HI …
#define regPCIEMSIX_VECT154_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT154_MSG_DATA …
#define regPCIEMSIX_VECT154_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT154_CONTROL …
#define regPCIEMSIX_VECT154_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT155_ADDR_LO …
#define regPCIEMSIX_VECT155_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT155_ADDR_HI …
#define regPCIEMSIX_VECT155_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT155_MSG_DATA …
#define regPCIEMSIX_VECT155_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT155_CONTROL …
#define regPCIEMSIX_VECT155_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT156_ADDR_LO …
#define regPCIEMSIX_VECT156_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT156_ADDR_HI …
#define regPCIEMSIX_VECT156_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT156_MSG_DATA …
#define regPCIEMSIX_VECT156_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT156_CONTROL …
#define regPCIEMSIX_VECT156_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT157_ADDR_LO …
#define regPCIEMSIX_VECT157_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT157_ADDR_HI …
#define regPCIEMSIX_VECT157_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT157_MSG_DATA …
#define regPCIEMSIX_VECT157_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT157_CONTROL …
#define regPCIEMSIX_VECT157_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT158_ADDR_LO …
#define regPCIEMSIX_VECT158_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT158_ADDR_HI …
#define regPCIEMSIX_VECT158_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT158_MSG_DATA …
#define regPCIEMSIX_VECT158_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT158_CONTROL …
#define regPCIEMSIX_VECT158_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT159_ADDR_LO …
#define regPCIEMSIX_VECT159_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT159_ADDR_HI …
#define regPCIEMSIX_VECT159_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT159_MSG_DATA …
#define regPCIEMSIX_VECT159_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT159_CONTROL …
#define regPCIEMSIX_VECT159_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT160_ADDR_LO …
#define regPCIEMSIX_VECT160_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT160_ADDR_HI …
#define regPCIEMSIX_VECT160_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT160_MSG_DATA …
#define regPCIEMSIX_VECT160_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT160_CONTROL …
#define regPCIEMSIX_VECT160_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT161_ADDR_LO …
#define regPCIEMSIX_VECT161_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT161_ADDR_HI …
#define regPCIEMSIX_VECT161_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT161_MSG_DATA …
#define regPCIEMSIX_VECT161_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT161_CONTROL …
#define regPCIEMSIX_VECT161_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT162_ADDR_LO …
#define regPCIEMSIX_VECT162_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT162_ADDR_HI …
#define regPCIEMSIX_VECT162_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT162_MSG_DATA …
#define regPCIEMSIX_VECT162_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT162_CONTROL …
#define regPCIEMSIX_VECT162_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT163_ADDR_LO …
#define regPCIEMSIX_VECT163_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT163_ADDR_HI …
#define regPCIEMSIX_VECT163_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT163_MSG_DATA …
#define regPCIEMSIX_VECT163_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT163_CONTROL …
#define regPCIEMSIX_VECT163_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT164_ADDR_LO …
#define regPCIEMSIX_VECT164_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT164_ADDR_HI …
#define regPCIEMSIX_VECT164_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT164_MSG_DATA …
#define regPCIEMSIX_VECT164_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT164_CONTROL …
#define regPCIEMSIX_VECT164_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT165_ADDR_LO …
#define regPCIEMSIX_VECT165_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT165_ADDR_HI …
#define regPCIEMSIX_VECT165_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT165_MSG_DATA …
#define regPCIEMSIX_VECT165_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT165_CONTROL …
#define regPCIEMSIX_VECT165_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT166_ADDR_LO …
#define regPCIEMSIX_VECT166_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT166_ADDR_HI …
#define regPCIEMSIX_VECT166_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT166_MSG_DATA …
#define regPCIEMSIX_VECT166_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT166_CONTROL …
#define regPCIEMSIX_VECT166_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT167_ADDR_LO …
#define regPCIEMSIX_VECT167_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT167_ADDR_HI …
#define regPCIEMSIX_VECT167_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT167_MSG_DATA …
#define regPCIEMSIX_VECT167_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT167_CONTROL …
#define regPCIEMSIX_VECT167_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT168_ADDR_LO …
#define regPCIEMSIX_VECT168_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT168_ADDR_HI …
#define regPCIEMSIX_VECT168_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT168_MSG_DATA …
#define regPCIEMSIX_VECT168_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT168_CONTROL …
#define regPCIEMSIX_VECT168_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT169_ADDR_LO …
#define regPCIEMSIX_VECT169_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT169_ADDR_HI …
#define regPCIEMSIX_VECT169_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT169_MSG_DATA …
#define regPCIEMSIX_VECT169_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT169_CONTROL …
#define regPCIEMSIX_VECT169_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT170_ADDR_LO …
#define regPCIEMSIX_VECT170_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT170_ADDR_HI …
#define regPCIEMSIX_VECT170_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT170_MSG_DATA …
#define regPCIEMSIX_VECT170_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT170_CONTROL …
#define regPCIEMSIX_VECT170_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT171_ADDR_LO …
#define regPCIEMSIX_VECT171_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT171_ADDR_HI …
#define regPCIEMSIX_VECT171_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT171_MSG_DATA …
#define regPCIEMSIX_VECT171_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT171_CONTROL …
#define regPCIEMSIX_VECT171_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT172_ADDR_LO …
#define regPCIEMSIX_VECT172_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT172_ADDR_HI …
#define regPCIEMSIX_VECT172_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT172_MSG_DATA …
#define regPCIEMSIX_VECT172_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT172_CONTROL …
#define regPCIEMSIX_VECT172_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT173_ADDR_LO …
#define regPCIEMSIX_VECT173_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT173_ADDR_HI …
#define regPCIEMSIX_VECT173_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT173_MSG_DATA …
#define regPCIEMSIX_VECT173_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT173_CONTROL …
#define regPCIEMSIX_VECT173_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT174_ADDR_LO …
#define regPCIEMSIX_VECT174_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT174_ADDR_HI …
#define regPCIEMSIX_VECT174_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT174_MSG_DATA …
#define regPCIEMSIX_VECT174_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT174_CONTROL …
#define regPCIEMSIX_VECT174_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT175_ADDR_LO …
#define regPCIEMSIX_VECT175_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT175_ADDR_HI …
#define regPCIEMSIX_VECT175_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT175_MSG_DATA …
#define regPCIEMSIX_VECT175_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT175_CONTROL …
#define regPCIEMSIX_VECT175_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT176_ADDR_LO …
#define regPCIEMSIX_VECT176_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT176_ADDR_HI …
#define regPCIEMSIX_VECT176_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT176_MSG_DATA …
#define regPCIEMSIX_VECT176_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT176_CONTROL …
#define regPCIEMSIX_VECT176_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT177_ADDR_LO …
#define regPCIEMSIX_VECT177_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT177_ADDR_HI …
#define regPCIEMSIX_VECT177_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT177_MSG_DATA …
#define regPCIEMSIX_VECT177_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT177_CONTROL …
#define regPCIEMSIX_VECT177_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT178_ADDR_LO …
#define regPCIEMSIX_VECT178_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT178_ADDR_HI …
#define regPCIEMSIX_VECT178_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT178_MSG_DATA …
#define regPCIEMSIX_VECT178_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT178_CONTROL …
#define regPCIEMSIX_VECT178_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT179_ADDR_LO …
#define regPCIEMSIX_VECT179_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT179_ADDR_HI …
#define regPCIEMSIX_VECT179_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT179_MSG_DATA …
#define regPCIEMSIX_VECT179_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT179_CONTROL …
#define regPCIEMSIX_VECT179_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT180_ADDR_LO …
#define regPCIEMSIX_VECT180_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT180_ADDR_HI …
#define regPCIEMSIX_VECT180_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT180_MSG_DATA …
#define regPCIEMSIX_VECT180_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT180_CONTROL …
#define regPCIEMSIX_VECT180_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT181_ADDR_LO …
#define regPCIEMSIX_VECT181_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT181_ADDR_HI …
#define regPCIEMSIX_VECT181_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT181_MSG_DATA …
#define regPCIEMSIX_VECT181_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT181_CONTROL …
#define regPCIEMSIX_VECT181_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT182_ADDR_LO …
#define regPCIEMSIX_VECT182_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT182_ADDR_HI …
#define regPCIEMSIX_VECT182_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT182_MSG_DATA …
#define regPCIEMSIX_VECT182_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT182_CONTROL …
#define regPCIEMSIX_VECT182_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT183_ADDR_LO …
#define regPCIEMSIX_VECT183_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT183_ADDR_HI …
#define regPCIEMSIX_VECT183_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT183_MSG_DATA …
#define regPCIEMSIX_VECT183_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT183_CONTROL …
#define regPCIEMSIX_VECT183_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT184_ADDR_LO …
#define regPCIEMSIX_VECT184_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT184_ADDR_HI …
#define regPCIEMSIX_VECT184_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT184_MSG_DATA …
#define regPCIEMSIX_VECT184_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT184_CONTROL …
#define regPCIEMSIX_VECT184_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT185_ADDR_LO …
#define regPCIEMSIX_VECT185_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT185_ADDR_HI …
#define regPCIEMSIX_VECT185_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT185_MSG_DATA …
#define regPCIEMSIX_VECT185_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT185_CONTROL …
#define regPCIEMSIX_VECT185_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT186_ADDR_LO …
#define regPCIEMSIX_VECT186_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT186_ADDR_HI …
#define regPCIEMSIX_VECT186_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT186_MSG_DATA …
#define regPCIEMSIX_VECT186_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT186_CONTROL …
#define regPCIEMSIX_VECT186_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT187_ADDR_LO …
#define regPCIEMSIX_VECT187_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT187_ADDR_HI …
#define regPCIEMSIX_VECT187_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT187_MSG_DATA …
#define regPCIEMSIX_VECT187_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT187_CONTROL …
#define regPCIEMSIX_VECT187_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT188_ADDR_LO …
#define regPCIEMSIX_VECT188_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT188_ADDR_HI …
#define regPCIEMSIX_VECT188_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT188_MSG_DATA …
#define regPCIEMSIX_VECT188_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT188_CONTROL …
#define regPCIEMSIX_VECT188_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT189_ADDR_LO …
#define regPCIEMSIX_VECT189_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT189_ADDR_HI …
#define regPCIEMSIX_VECT189_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT189_MSG_DATA …
#define regPCIEMSIX_VECT189_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT189_CONTROL …
#define regPCIEMSIX_VECT189_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT190_ADDR_LO …
#define regPCIEMSIX_VECT190_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT190_ADDR_HI …
#define regPCIEMSIX_VECT190_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT190_MSG_DATA …
#define regPCIEMSIX_VECT190_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT190_CONTROL …
#define regPCIEMSIX_VECT190_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT191_ADDR_LO …
#define regPCIEMSIX_VECT191_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT191_ADDR_HI …
#define regPCIEMSIX_VECT191_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT191_MSG_DATA …
#define regPCIEMSIX_VECT191_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT191_CONTROL …
#define regPCIEMSIX_VECT191_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT192_ADDR_LO …
#define regPCIEMSIX_VECT192_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT192_ADDR_HI …
#define regPCIEMSIX_VECT192_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT192_MSG_DATA …
#define regPCIEMSIX_VECT192_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT192_CONTROL …
#define regPCIEMSIX_VECT192_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT193_ADDR_LO …
#define regPCIEMSIX_VECT193_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT193_ADDR_HI …
#define regPCIEMSIX_VECT193_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT193_MSG_DATA …
#define regPCIEMSIX_VECT193_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT193_CONTROL …
#define regPCIEMSIX_VECT193_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT194_ADDR_LO …
#define regPCIEMSIX_VECT194_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT194_ADDR_HI …
#define regPCIEMSIX_VECT194_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT194_MSG_DATA …
#define regPCIEMSIX_VECT194_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT194_CONTROL …
#define regPCIEMSIX_VECT194_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT195_ADDR_LO …
#define regPCIEMSIX_VECT195_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT195_ADDR_HI …
#define regPCIEMSIX_VECT195_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT195_MSG_DATA …
#define regPCIEMSIX_VECT195_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT195_CONTROL …
#define regPCIEMSIX_VECT195_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT196_ADDR_LO …
#define regPCIEMSIX_VECT196_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT196_ADDR_HI …
#define regPCIEMSIX_VECT196_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT196_MSG_DATA …
#define regPCIEMSIX_VECT196_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT196_CONTROL …
#define regPCIEMSIX_VECT196_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT197_ADDR_LO …
#define regPCIEMSIX_VECT197_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT197_ADDR_HI …
#define regPCIEMSIX_VECT197_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT197_MSG_DATA …
#define regPCIEMSIX_VECT197_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT197_CONTROL …
#define regPCIEMSIX_VECT197_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT198_ADDR_LO …
#define regPCIEMSIX_VECT198_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT198_ADDR_HI …
#define regPCIEMSIX_VECT198_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT198_MSG_DATA …
#define regPCIEMSIX_VECT198_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT198_CONTROL …
#define regPCIEMSIX_VECT198_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT199_ADDR_LO …
#define regPCIEMSIX_VECT199_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT199_ADDR_HI …
#define regPCIEMSIX_VECT199_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT199_MSG_DATA …
#define regPCIEMSIX_VECT199_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT199_CONTROL …
#define regPCIEMSIX_VECT199_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT200_ADDR_LO …
#define regPCIEMSIX_VECT200_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT200_ADDR_HI …
#define regPCIEMSIX_VECT200_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT200_MSG_DATA …
#define regPCIEMSIX_VECT200_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT200_CONTROL …
#define regPCIEMSIX_VECT200_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT201_ADDR_LO …
#define regPCIEMSIX_VECT201_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT201_ADDR_HI …
#define regPCIEMSIX_VECT201_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT201_MSG_DATA …
#define regPCIEMSIX_VECT201_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT201_CONTROL …
#define regPCIEMSIX_VECT201_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT202_ADDR_LO …
#define regPCIEMSIX_VECT202_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT202_ADDR_HI …
#define regPCIEMSIX_VECT202_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT202_MSG_DATA …
#define regPCIEMSIX_VECT202_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT202_CONTROL …
#define regPCIEMSIX_VECT202_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT203_ADDR_LO …
#define regPCIEMSIX_VECT203_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT203_ADDR_HI …
#define regPCIEMSIX_VECT203_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT203_MSG_DATA …
#define regPCIEMSIX_VECT203_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT203_CONTROL …
#define regPCIEMSIX_VECT203_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT204_ADDR_LO …
#define regPCIEMSIX_VECT204_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT204_ADDR_HI …
#define regPCIEMSIX_VECT204_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT204_MSG_DATA …
#define regPCIEMSIX_VECT204_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT204_CONTROL …
#define regPCIEMSIX_VECT204_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT205_ADDR_LO …
#define regPCIEMSIX_VECT205_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT205_ADDR_HI …
#define regPCIEMSIX_VECT205_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT205_MSG_DATA …
#define regPCIEMSIX_VECT205_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT205_CONTROL …
#define regPCIEMSIX_VECT205_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT206_ADDR_LO …
#define regPCIEMSIX_VECT206_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT206_ADDR_HI …
#define regPCIEMSIX_VECT206_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT206_MSG_DATA …
#define regPCIEMSIX_VECT206_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT206_CONTROL …
#define regPCIEMSIX_VECT206_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT207_ADDR_LO …
#define regPCIEMSIX_VECT207_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT207_ADDR_HI …
#define regPCIEMSIX_VECT207_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT207_MSG_DATA …
#define regPCIEMSIX_VECT207_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT207_CONTROL …
#define regPCIEMSIX_VECT207_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT208_ADDR_LO …
#define regPCIEMSIX_VECT208_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT208_ADDR_HI …
#define regPCIEMSIX_VECT208_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT208_MSG_DATA …
#define regPCIEMSIX_VECT208_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT208_CONTROL …
#define regPCIEMSIX_VECT208_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT209_ADDR_LO …
#define regPCIEMSIX_VECT209_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT209_ADDR_HI …
#define regPCIEMSIX_VECT209_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT209_MSG_DATA …
#define regPCIEMSIX_VECT209_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT209_CONTROL …
#define regPCIEMSIX_VECT209_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT210_ADDR_LO …
#define regPCIEMSIX_VECT210_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT210_ADDR_HI …
#define regPCIEMSIX_VECT210_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT210_MSG_DATA …
#define regPCIEMSIX_VECT210_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT210_CONTROL …
#define regPCIEMSIX_VECT210_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT211_ADDR_LO …
#define regPCIEMSIX_VECT211_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT211_ADDR_HI …
#define regPCIEMSIX_VECT211_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT211_MSG_DATA …
#define regPCIEMSIX_VECT211_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT211_CONTROL …
#define regPCIEMSIX_VECT211_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT212_ADDR_LO …
#define regPCIEMSIX_VECT212_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT212_ADDR_HI …
#define regPCIEMSIX_VECT212_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT212_MSG_DATA …
#define regPCIEMSIX_VECT212_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT212_CONTROL …
#define regPCIEMSIX_VECT212_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT213_ADDR_LO …
#define regPCIEMSIX_VECT213_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT213_ADDR_HI …
#define regPCIEMSIX_VECT213_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT213_MSG_DATA …
#define regPCIEMSIX_VECT213_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT213_CONTROL …
#define regPCIEMSIX_VECT213_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT214_ADDR_LO …
#define regPCIEMSIX_VECT214_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT214_ADDR_HI …
#define regPCIEMSIX_VECT214_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT214_MSG_DATA …
#define regPCIEMSIX_VECT214_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT214_CONTROL …
#define regPCIEMSIX_VECT214_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT215_ADDR_LO …
#define regPCIEMSIX_VECT215_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT215_ADDR_HI …
#define regPCIEMSIX_VECT215_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT215_MSG_DATA …
#define regPCIEMSIX_VECT215_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT215_CONTROL …
#define regPCIEMSIX_VECT215_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT216_ADDR_LO …
#define regPCIEMSIX_VECT216_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT216_ADDR_HI …
#define regPCIEMSIX_VECT216_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT216_MSG_DATA …
#define regPCIEMSIX_VECT216_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT216_CONTROL …
#define regPCIEMSIX_VECT216_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT217_ADDR_LO …
#define regPCIEMSIX_VECT217_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT217_ADDR_HI …
#define regPCIEMSIX_VECT217_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT217_MSG_DATA …
#define regPCIEMSIX_VECT217_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT217_CONTROL …
#define regPCIEMSIX_VECT217_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT218_ADDR_LO …
#define regPCIEMSIX_VECT218_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT218_ADDR_HI …
#define regPCIEMSIX_VECT218_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT218_MSG_DATA …
#define regPCIEMSIX_VECT218_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT218_CONTROL …
#define regPCIEMSIX_VECT218_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT219_ADDR_LO …
#define regPCIEMSIX_VECT219_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT219_ADDR_HI …
#define regPCIEMSIX_VECT219_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT219_MSG_DATA …
#define regPCIEMSIX_VECT219_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT219_CONTROL …
#define regPCIEMSIX_VECT219_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT220_ADDR_LO …
#define regPCIEMSIX_VECT220_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT220_ADDR_HI …
#define regPCIEMSIX_VECT220_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT220_MSG_DATA …
#define regPCIEMSIX_VECT220_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT220_CONTROL …
#define regPCIEMSIX_VECT220_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT221_ADDR_LO …
#define regPCIEMSIX_VECT221_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT221_ADDR_HI …
#define regPCIEMSIX_VECT221_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT221_MSG_DATA …
#define regPCIEMSIX_VECT221_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT221_CONTROL …
#define regPCIEMSIX_VECT221_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT222_ADDR_LO …
#define regPCIEMSIX_VECT222_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT222_ADDR_HI …
#define regPCIEMSIX_VECT222_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT222_MSG_DATA …
#define regPCIEMSIX_VECT222_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT222_CONTROL …
#define regPCIEMSIX_VECT222_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT223_ADDR_LO …
#define regPCIEMSIX_VECT223_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT223_ADDR_HI …
#define regPCIEMSIX_VECT223_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT223_MSG_DATA …
#define regPCIEMSIX_VECT223_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT223_CONTROL …
#define regPCIEMSIX_VECT223_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT224_ADDR_LO …
#define regPCIEMSIX_VECT224_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT224_ADDR_HI …
#define regPCIEMSIX_VECT224_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT224_MSG_DATA …
#define regPCIEMSIX_VECT224_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT224_CONTROL …
#define regPCIEMSIX_VECT224_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT225_ADDR_LO …
#define regPCIEMSIX_VECT225_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT225_ADDR_HI …
#define regPCIEMSIX_VECT225_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT225_MSG_DATA …
#define regPCIEMSIX_VECT225_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT225_CONTROL …
#define regPCIEMSIX_VECT225_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT226_ADDR_LO …
#define regPCIEMSIX_VECT226_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT226_ADDR_HI …
#define regPCIEMSIX_VECT226_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT226_MSG_DATA …
#define regPCIEMSIX_VECT226_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT226_CONTROL …
#define regPCIEMSIX_VECT226_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT227_ADDR_LO …
#define regPCIEMSIX_VECT227_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT227_ADDR_HI …
#define regPCIEMSIX_VECT227_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT227_MSG_DATA …
#define regPCIEMSIX_VECT227_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT227_CONTROL …
#define regPCIEMSIX_VECT227_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT228_ADDR_LO …
#define regPCIEMSIX_VECT228_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT228_ADDR_HI …
#define regPCIEMSIX_VECT228_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT228_MSG_DATA …
#define regPCIEMSIX_VECT228_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT228_CONTROL …
#define regPCIEMSIX_VECT228_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT229_ADDR_LO …
#define regPCIEMSIX_VECT229_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT229_ADDR_HI …
#define regPCIEMSIX_VECT229_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT229_MSG_DATA …
#define regPCIEMSIX_VECT229_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT229_CONTROL …
#define regPCIEMSIX_VECT229_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT230_ADDR_LO …
#define regPCIEMSIX_VECT230_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT230_ADDR_HI …
#define regPCIEMSIX_VECT230_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT230_MSG_DATA …
#define regPCIEMSIX_VECT230_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT230_CONTROL …
#define regPCIEMSIX_VECT230_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT231_ADDR_LO …
#define regPCIEMSIX_VECT231_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT231_ADDR_HI …
#define regPCIEMSIX_VECT231_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT231_MSG_DATA …
#define regPCIEMSIX_VECT231_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT231_CONTROL …
#define regPCIEMSIX_VECT231_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT232_ADDR_LO …
#define regPCIEMSIX_VECT232_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT232_ADDR_HI …
#define regPCIEMSIX_VECT232_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT232_MSG_DATA …
#define regPCIEMSIX_VECT232_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT232_CONTROL …
#define regPCIEMSIX_VECT232_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT233_ADDR_LO …
#define regPCIEMSIX_VECT233_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT233_ADDR_HI …
#define regPCIEMSIX_VECT233_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT233_MSG_DATA …
#define regPCIEMSIX_VECT233_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT233_CONTROL …
#define regPCIEMSIX_VECT233_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT234_ADDR_LO …
#define regPCIEMSIX_VECT234_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT234_ADDR_HI …
#define regPCIEMSIX_VECT234_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT234_MSG_DATA …
#define regPCIEMSIX_VECT234_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT234_CONTROL …
#define regPCIEMSIX_VECT234_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT235_ADDR_LO …
#define regPCIEMSIX_VECT235_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT235_ADDR_HI …
#define regPCIEMSIX_VECT235_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT235_MSG_DATA …
#define regPCIEMSIX_VECT235_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT235_CONTROL …
#define regPCIEMSIX_VECT235_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT236_ADDR_LO …
#define regPCIEMSIX_VECT236_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT236_ADDR_HI …
#define regPCIEMSIX_VECT236_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT236_MSG_DATA …
#define regPCIEMSIX_VECT236_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT236_CONTROL …
#define regPCIEMSIX_VECT236_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT237_ADDR_LO …
#define regPCIEMSIX_VECT237_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT237_ADDR_HI …
#define regPCIEMSIX_VECT237_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT237_MSG_DATA …
#define regPCIEMSIX_VECT237_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT237_CONTROL …
#define regPCIEMSIX_VECT237_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT238_ADDR_LO …
#define regPCIEMSIX_VECT238_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT238_ADDR_HI …
#define regPCIEMSIX_VECT238_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT238_MSG_DATA …
#define regPCIEMSIX_VECT238_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT238_CONTROL …
#define regPCIEMSIX_VECT238_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT239_ADDR_LO …
#define regPCIEMSIX_VECT239_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT239_ADDR_HI …
#define regPCIEMSIX_VECT239_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT239_MSG_DATA …
#define regPCIEMSIX_VECT239_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT239_CONTROL …
#define regPCIEMSIX_VECT239_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT240_ADDR_LO …
#define regPCIEMSIX_VECT240_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT240_ADDR_HI …
#define regPCIEMSIX_VECT240_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT240_MSG_DATA …
#define regPCIEMSIX_VECT240_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT240_CONTROL …
#define regPCIEMSIX_VECT240_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT241_ADDR_LO …
#define regPCIEMSIX_VECT241_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT241_ADDR_HI …
#define regPCIEMSIX_VECT241_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT241_MSG_DATA …
#define regPCIEMSIX_VECT241_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT241_CONTROL …
#define regPCIEMSIX_VECT241_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT242_ADDR_LO …
#define regPCIEMSIX_VECT242_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT242_ADDR_HI …
#define regPCIEMSIX_VECT242_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT242_MSG_DATA …
#define regPCIEMSIX_VECT242_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT242_CONTROL …
#define regPCIEMSIX_VECT242_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT243_ADDR_LO …
#define regPCIEMSIX_VECT243_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT243_ADDR_HI …
#define regPCIEMSIX_VECT243_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT243_MSG_DATA …
#define regPCIEMSIX_VECT243_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT243_CONTROL …
#define regPCIEMSIX_VECT243_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT244_ADDR_LO …
#define regPCIEMSIX_VECT244_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT244_ADDR_HI …
#define regPCIEMSIX_VECT244_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT244_MSG_DATA …
#define regPCIEMSIX_VECT244_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT244_CONTROL …
#define regPCIEMSIX_VECT244_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT245_ADDR_LO …
#define regPCIEMSIX_VECT245_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT245_ADDR_HI …
#define regPCIEMSIX_VECT245_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT245_MSG_DATA …
#define regPCIEMSIX_VECT245_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT245_CONTROL …
#define regPCIEMSIX_VECT245_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT246_ADDR_LO …
#define regPCIEMSIX_VECT246_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT246_ADDR_HI …
#define regPCIEMSIX_VECT246_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT246_MSG_DATA …
#define regPCIEMSIX_VECT246_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT246_CONTROL …
#define regPCIEMSIX_VECT246_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT247_ADDR_LO …
#define regPCIEMSIX_VECT247_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT247_ADDR_HI …
#define regPCIEMSIX_VECT247_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT247_MSG_DATA …
#define regPCIEMSIX_VECT247_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT247_CONTROL …
#define regPCIEMSIX_VECT247_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT248_ADDR_LO …
#define regPCIEMSIX_VECT248_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT248_ADDR_HI …
#define regPCIEMSIX_VECT248_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT248_MSG_DATA …
#define regPCIEMSIX_VECT248_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT248_CONTROL …
#define regPCIEMSIX_VECT248_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT249_ADDR_LO …
#define regPCIEMSIX_VECT249_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT249_ADDR_HI …
#define regPCIEMSIX_VECT249_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT249_MSG_DATA …
#define regPCIEMSIX_VECT249_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT249_CONTROL …
#define regPCIEMSIX_VECT249_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT250_ADDR_LO …
#define regPCIEMSIX_VECT250_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT250_ADDR_HI …
#define regPCIEMSIX_VECT250_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT250_MSG_DATA …
#define regPCIEMSIX_VECT250_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT250_CONTROL …
#define regPCIEMSIX_VECT250_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT251_ADDR_LO …
#define regPCIEMSIX_VECT251_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT251_ADDR_HI …
#define regPCIEMSIX_VECT251_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT251_MSG_DATA …
#define regPCIEMSIX_VECT251_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT251_CONTROL …
#define regPCIEMSIX_VECT251_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT252_ADDR_LO …
#define regPCIEMSIX_VECT252_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT252_ADDR_HI …
#define regPCIEMSIX_VECT252_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT252_MSG_DATA …
#define regPCIEMSIX_VECT252_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT252_CONTROL …
#define regPCIEMSIX_VECT252_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT253_ADDR_LO …
#define regPCIEMSIX_VECT253_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT253_ADDR_HI …
#define regPCIEMSIX_VECT253_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT253_MSG_DATA …
#define regPCIEMSIX_VECT253_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT253_CONTROL …
#define regPCIEMSIX_VECT253_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT254_ADDR_LO …
#define regPCIEMSIX_VECT254_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT254_ADDR_HI …
#define regPCIEMSIX_VECT254_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT254_MSG_DATA …
#define regPCIEMSIX_VECT254_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT254_CONTROL …
#define regPCIEMSIX_VECT254_CONTROL_BASE_IDX …
#define regPCIEMSIX_VECT255_ADDR_LO …
#define regPCIEMSIX_VECT255_ADDR_LO_BASE_IDX …
#define regPCIEMSIX_VECT255_ADDR_HI …
#define regPCIEMSIX_VECT255_ADDR_HI_BASE_IDX …
#define regPCIEMSIX_VECT255_MSG_DATA …
#define regPCIEMSIX_VECT255_MSG_DATA_BASE_IDX …
#define regPCIEMSIX_VECT255_CONTROL …
#define regPCIEMSIX_VECT255_CONTROL_BASE_IDX …
#define regPCIEMSIX_PBA_0 …
#define regPCIEMSIX_PBA_0_BASE_IDX …
#define regPCIEMSIX_PBA_1 …
#define regPCIEMSIX_PBA_1_BASE_IDX …
#define regPCIEMSIX_PBA_2 …
#define regPCIEMSIX_PBA_2_BASE_IDX …
#define regPCIEMSIX_PBA_3 …
#define regPCIEMSIX_PBA_3_BASE_IDX …
#define regPCIEMSIX_PBA_4 …
#define regPCIEMSIX_PBA_4_BASE_IDX …
#define regPCIEMSIX_PBA_5 …
#define regPCIEMSIX_PBA_5_BASE_IDX …
#define regPCIEMSIX_PBA_6 …
#define regPCIEMSIX_PBA_6_BASE_IDX …
#define regPCIEMSIX_PBA_7 …
#define regPCIEMSIX_PBA_7_BASE_IDX …
#define regSUM_INDEX …
#define regSUM_INDEX_BASE_IDX …
#define regSUM_DATA …
#define regSUM_DATA_BASE_IDX …
#define regSUM_INDEX_HI …
#define regSUM_INDEX_HI_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP0 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP0_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP1 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP1_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP2 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP2_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP3 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP3_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP4 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP4_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP5 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP5_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP6 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP6_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP7 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP7_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP8 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP8_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP9 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP9_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP10 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP10_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP11 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP11_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP12 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP12_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP13 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP13_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP14 …
#define regRCC_STRAP1_RCC_DEV0_PORT_STRAP14_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP0 …
#define regRCC_DEV1_PORT_STRAP0_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP1 …
#define regRCC_DEV1_PORT_STRAP1_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP2 …
#define regRCC_DEV1_PORT_STRAP2_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP3 …
#define regRCC_DEV1_PORT_STRAP3_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP4 …
#define regRCC_DEV1_PORT_STRAP4_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP5 …
#define regRCC_DEV1_PORT_STRAP5_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP6 …
#define regRCC_DEV1_PORT_STRAP6_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP7 …
#define regRCC_DEV1_PORT_STRAP7_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP8 …
#define regRCC_DEV1_PORT_STRAP8_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP9 …
#define regRCC_DEV1_PORT_STRAP9_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP10 …
#define regRCC_DEV1_PORT_STRAP10_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP11 …
#define regRCC_DEV1_PORT_STRAP11_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP12 …
#define regRCC_DEV1_PORT_STRAP12_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP13 …
#define regRCC_DEV1_PORT_STRAP13_BASE_IDX …
#define regRCC_DEV1_PORT_STRAP14 …
#define regRCC_DEV1_PORT_STRAP14_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP0 …
#define regRCC_DEV2_PORT_STRAP0_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP1 …
#define regRCC_DEV2_PORT_STRAP1_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP2 …
#define regRCC_DEV2_PORT_STRAP2_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP3 …
#define regRCC_DEV2_PORT_STRAP3_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP4 …
#define regRCC_DEV2_PORT_STRAP4_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP5 …
#define regRCC_DEV2_PORT_STRAP5_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP6 …
#define regRCC_DEV2_PORT_STRAP6_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP7 …
#define regRCC_DEV2_PORT_STRAP7_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP8 …
#define regRCC_DEV2_PORT_STRAP8_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP9 …
#define regRCC_DEV2_PORT_STRAP9_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP10 …
#define regRCC_DEV2_PORT_STRAP10_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP11 …
#define regRCC_DEV2_PORT_STRAP11_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP12 …
#define regRCC_DEV2_PORT_STRAP12_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP13 …
#define regRCC_DEV2_PORT_STRAP13_BASE_IDX …
#define regRCC_DEV2_PORT_STRAP14 …
#define regRCC_DEV2_PORT_STRAP14_BASE_IDX …
#define regRCC_STRAP1_RCC_BIF_STRAP0 …
#define regRCC_STRAP1_RCC_BIF_STRAP0_BASE_IDX …
#define regRCC_STRAP1_RCC_BIF_STRAP1 …
#define regRCC_STRAP1_RCC_BIF_STRAP1_BASE_IDX …
#define regRCC_STRAP1_RCC_BIF_STRAP2 …
#define regRCC_STRAP1_RCC_BIF_STRAP2_BASE_IDX …
#define regRCC_STRAP1_RCC_BIF_STRAP3 …
#define regRCC_STRAP1_RCC_BIF_STRAP3_BASE_IDX …
#define regRCC_STRAP1_RCC_BIF_STRAP4 …
#define regRCC_STRAP1_RCC_BIF_STRAP4_BASE_IDX …
#define regRCC_STRAP1_RCC_BIF_STRAP5 …
#define regRCC_STRAP1_RCC_BIF_STRAP5_BASE_IDX …
#define regRCC_STRAP1_RCC_BIF_STRAP6 …
#define regRCC_STRAP1_RCC_BIF_STRAP6_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP0 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP0_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP1 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP1_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP2 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP2_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP3 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP3_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP4 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP4_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP5 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP5_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP8 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP8_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP9 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP9_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP13 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP13_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP14 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP14_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP15 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP15_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP16 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP16_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP17 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP17_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP18 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP18_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP26 …
#define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP26_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP0 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP0_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP2 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP2_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP3 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP3_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP4 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP4_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP5 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP5_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP6 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP6_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP7 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP7_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP20 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP20_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP21 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP21_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP22 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP22_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP23 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP23_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP24 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP24_BASE_IDX …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP25 …
#define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP25_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP0 …
#define regRCC_DEV0_EPF2_STRAP0_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP2 …
#define regRCC_DEV0_EPF2_STRAP2_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP3 …
#define regRCC_DEV0_EPF2_STRAP3_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP4 …
#define regRCC_DEV0_EPF2_STRAP4_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP5 …
#define regRCC_DEV0_EPF2_STRAP5_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP6 …
#define regRCC_DEV0_EPF2_STRAP6_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP7 …
#define regRCC_DEV0_EPF2_STRAP7_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP10 …
#define regRCC_DEV0_EPF2_STRAP10_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP11 …
#define regRCC_DEV0_EPF2_STRAP11_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP12 …
#define regRCC_DEV0_EPF2_STRAP12_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP13 …
#define regRCC_DEV0_EPF2_STRAP13_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP14 …
#define regRCC_DEV0_EPF2_STRAP14_BASE_IDX …
#define regRCC_DEV0_EPF2_STRAP20 …
#define regRCC_DEV0_EPF2_STRAP20_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP0 …
#define regRCC_DEV0_EPF3_STRAP0_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP2 …
#define regRCC_DEV0_EPF3_STRAP2_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP3 …
#define regRCC_DEV0_EPF3_STRAP3_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP4 …
#define regRCC_DEV0_EPF3_STRAP4_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP5 …
#define regRCC_DEV0_EPF3_STRAP5_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP6 …
#define regRCC_DEV0_EPF3_STRAP6_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP7 …
#define regRCC_DEV0_EPF3_STRAP7_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP10 …
#define regRCC_DEV0_EPF3_STRAP10_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP11 …
#define regRCC_DEV0_EPF3_STRAP11_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP12 …
#define regRCC_DEV0_EPF3_STRAP12_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP13 …
#define regRCC_DEV0_EPF3_STRAP13_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP14 …
#define regRCC_DEV0_EPF3_STRAP14_BASE_IDX …
#define regRCC_DEV0_EPF3_STRAP20 …
#define regRCC_DEV0_EPF3_STRAP20_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP0 …
#define regRCC_DEV0_EPF4_STRAP0_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP2 …
#define regRCC_DEV0_EPF4_STRAP2_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP3 …
#define regRCC_DEV0_EPF4_STRAP3_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP4 …
#define regRCC_DEV0_EPF4_STRAP4_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP5 …
#define regRCC_DEV0_EPF4_STRAP5_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP6 …
#define regRCC_DEV0_EPF4_STRAP6_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP7 …
#define regRCC_DEV0_EPF4_STRAP7_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP13 …
#define regRCC_DEV0_EPF4_STRAP13_BASE_IDX …
#define regRCC_DEV0_EPF4_STRAP14 …
#define regRCC_DEV0_EPF4_STRAP14_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP0 …
#define regRCC_DEV0_EPF5_STRAP0_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP2 …
#define regRCC_DEV0_EPF5_STRAP2_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP3 …
#define regRCC_DEV0_EPF5_STRAP3_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP4 …
#define regRCC_DEV0_EPF5_STRAP4_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP5 …
#define regRCC_DEV0_EPF5_STRAP5_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP6 …
#define regRCC_DEV0_EPF5_STRAP6_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP7 …
#define regRCC_DEV0_EPF5_STRAP7_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP13 …
#define regRCC_DEV0_EPF5_STRAP13_BASE_IDX …
#define regRCC_DEV0_EPF5_STRAP14 …
#define regRCC_DEV0_EPF5_STRAP14_BASE_IDX …
#define regRCC_DEV0_EPF6_STRAP0 …
#define regRCC_DEV0_EPF6_STRAP0_BASE_IDX …
#define regRCC_DEV0_EPF6_STRAP2 …
#define regRCC_DEV0_EPF6_STRAP2_BASE_IDX …
#define regRCC_DEV0_EPF6_STRAP3 …
#define regRCC_DEV0_EPF6_STRAP3_BASE_IDX …
#define regRCC_DEV0_EPF6_STRAP4 …
#define regRCC_DEV0_EPF6_STRAP4_BASE_IDX …
#define regRCC_DEV0_EPF6_STRAP5 …
#define regRCC_DEV0_EPF6_STRAP5_BASE_IDX …
#define regRCC_DEV0_EPF6_STRAP6 …
#define regRCC_DEV0_EPF6_STRAP6_BASE_IDX …
#define regRCC_DEV0_EPF6_STRAP13 …
#define regRCC_DEV0_EPF6_STRAP13_BASE_IDX …
#define regRCC_DEV0_EPF6_STRAP14 …
#define regRCC_DEV0_EPF6_STRAP14_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP0 …
#define regRCC_DEV0_EPF7_STRAP0_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP2 …
#define regRCC_DEV0_EPF7_STRAP2_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP3 …
#define regRCC_DEV0_EPF7_STRAP3_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP4 …
#define regRCC_DEV0_EPF7_STRAP4_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP5 …
#define regRCC_DEV0_EPF7_STRAP5_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP6 …
#define regRCC_DEV0_EPF7_STRAP6_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP7 …
#define regRCC_DEV0_EPF7_STRAP7_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP13 …
#define regRCC_DEV0_EPF7_STRAP13_BASE_IDX …
#define regRCC_DEV0_EPF7_STRAP14 …
#define regRCC_DEV0_EPF7_STRAP14_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP0 …
#define regRCC_DEV1_EPF0_STRAP0_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP2 …
#define regRCC_DEV1_EPF0_STRAP2_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP3 …
#define regRCC_DEV1_EPF0_STRAP3_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP4 …
#define regRCC_DEV1_EPF0_STRAP4_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP5 …
#define regRCC_DEV1_EPF0_STRAP5_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP6 …
#define regRCC_DEV1_EPF0_STRAP6_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP7 …
#define regRCC_DEV1_EPF0_STRAP7_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP13 …
#define regRCC_DEV1_EPF0_STRAP13_BASE_IDX …
#define regRCC_DEV1_EPF0_STRAP14 …
#define regRCC_DEV1_EPF0_STRAP14_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP0 …
#define regRCC_DEV1_EPF1_STRAP0_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP2 …
#define regRCC_DEV1_EPF1_STRAP2_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP3 …
#define regRCC_DEV1_EPF1_STRAP3_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP4 …
#define regRCC_DEV1_EPF1_STRAP4_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP5 …
#define regRCC_DEV1_EPF1_STRAP5_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP6 …
#define regRCC_DEV1_EPF1_STRAP6_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP7 …
#define regRCC_DEV1_EPF1_STRAP7_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP13 …
#define regRCC_DEV1_EPF1_STRAP13_BASE_IDX …
#define regRCC_DEV1_EPF1_STRAP14 …
#define regRCC_DEV1_EPF1_STRAP14_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP0 …
#define regRCC_DEV2_EPF0_STRAP0_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP2 …
#define regRCC_DEV2_EPF0_STRAP2_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP3 …
#define regRCC_DEV2_EPF0_STRAP3_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP4 …
#define regRCC_DEV2_EPF0_STRAP4_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP5 …
#define regRCC_DEV2_EPF0_STRAP5_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP6 …
#define regRCC_DEV2_EPF0_STRAP6_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP7 …
#define regRCC_DEV2_EPF0_STRAP7_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP13 …
#define regRCC_DEV2_EPF0_STRAP13_BASE_IDX …
#define regRCC_DEV2_EPF0_STRAP14 …
#define regRCC_DEV2_EPF0_STRAP14_BASE_IDX …
#define regRCC_DEV2_EPF1_STRAP0 …
#define regRCC_DEV2_EPF1_STRAP0_BASE_IDX …
#define regRCC_DEV2_EPF1_STRAP2 …
#define regRCC_DEV2_EPF1_STRAP2_BASE_IDX …
#define regRCC_DEV2_EPF1_STRAP3 …
#define regRCC_DEV2_EPF1_STRAP3_BASE_IDX …
#define regRCC_DEV2_EPF1_STRAP4 …
#define regRCC_DEV2_EPF1_STRAP4_BASE_IDX …
#define regRCC_DEV2_EPF1_STRAP5 …
#define regRCC_DEV2_EPF1_STRAP5_BASE_IDX …
#define regRCC_DEV2_EPF1_STRAP6 …
#define regRCC_DEV2_EPF1_STRAP6_BASE_IDX …
#define regRCC_DEV2_EPF1_STRAP13 …
#define regRCC_DEV2_EPF1_STRAP13_BASE_IDX …
#define regRCC_DEV2_EPF1_STRAP14 …
#define regRCC_DEV2_EPF1_STRAP14_BASE_IDX …
#define regRCC_DEV2_EPF2_STRAP0 …
#define regRCC_DEV2_EPF2_STRAP0_BASE_IDX …
#define regRCC_DEV2_EPF2_STRAP2 …
#define regRCC_DEV2_EPF2_STRAP2_BASE_IDX …
#define regRCC_DEV2_EPF2_STRAP3 …
#define regRCC_DEV2_EPF2_STRAP3_BASE_IDX …
#define regRCC_DEV2_EPF2_STRAP4 …
#define regRCC_DEV2_EPF2_STRAP4_BASE_IDX …
#define regRCC_DEV2_EPF2_STRAP5 …
#define regRCC_DEV2_EPF2_STRAP5_BASE_IDX …
#define regRCC_DEV2_EPF2_STRAP6 …
#define regRCC_DEV2_EPF2_STRAP6_BASE_IDX …
#define regRCC_DEV2_EPF2_STRAP13 …
#define regRCC_DEV2_EPF2_STRAP13_BASE_IDX …
#define regRCC_DEV2_EPF2_STRAP14 …
#define regRCC_DEV2_EPF2_STRAP14_BASE_IDX …
#define regHARD_RST_CTRL …
#define regHARD_RST_CTRL_BASE_IDX …
#define regSELF_SOFT_RST …
#define regSELF_SOFT_RST_BASE_IDX …
#define regBIF_GFX_DRV_VPU_RST …
#define regBIF_GFX_DRV_VPU_RST_BASE_IDX …
#define regBIF_RST_MISC_CTRL …
#define regBIF_RST_MISC_CTRL_BASE_IDX …
#define regBIF_RST_MISC_CTRL2 …
#define regBIF_RST_MISC_CTRL2_BASE_IDX …
#define regBIF_RST_MISC_CTRL3 …
#define regBIF_RST_MISC_CTRL3_BASE_IDX …
#define regDEV0_PF0_FLR_RST_CTRL …
#define regDEV0_PF0_FLR_RST_CTRL_BASE_IDX …
#define regDEV0_PF1_FLR_RST_CTRL …
#define regDEV0_PF1_FLR_RST_CTRL_BASE_IDX …
#define regBIF_INST_RESET_INTR_STS …
#define regBIF_INST_RESET_INTR_STS_BASE_IDX …
#define regBIF_PF_FLR_INTR_STS …
#define regBIF_PF_FLR_INTR_STS_BASE_IDX …
#define regBIF_D3HOTD0_INTR_STS …
#define regBIF_D3HOTD0_INTR_STS_BASE_IDX …
#define regBIF_POWER_INTR_STS …
#define regBIF_POWER_INTR_STS_BASE_IDX …
#define regBIF_PF_DSTATE_INTR_STS …
#define regBIF_PF_DSTATE_INTR_STS_BASE_IDX …
#define regSELF_SOFT_RST_2 …
#define regSELF_SOFT_RST_2_BASE_IDX …
#define regBIF_INST_RESET_INTR_MASK …
#define regBIF_INST_RESET_INTR_MASK_BASE_IDX …
#define regBIF_PF_FLR_INTR_MASK …
#define regBIF_PF_FLR_INTR_MASK_BASE_IDX …
#define regBIF_D3HOTD0_INTR_MASK …
#define regBIF_D3HOTD0_INTR_MASK_BASE_IDX …
#define regBIF_POWER_INTR_MASK …
#define regBIF_POWER_INTR_MASK_BASE_IDX …
#define regBIF_PF_DSTATE_INTR_MASK …
#define regBIF_PF_DSTATE_INTR_MASK_BASE_IDX …
#define regBIF_PF_FLR_RST …
#define regBIF_PF_FLR_RST_BASE_IDX …
#define regBIF_DEV0_PF0_DSTATE_VALUE …
#define regBIF_DEV0_PF0_DSTATE_VALUE_BASE_IDX …
#define regBIF_DEV0_PF1_DSTATE_VALUE …
#define regBIF_DEV0_PF1_DSTATE_VALUE_BASE_IDX …
#define regDEV0_PF0_D3HOTD0_RST_CTRL …
#define regDEV0_PF0_D3HOTD0_RST_CTRL_BASE_IDX …
#define regDEV0_PF1_D3HOTD0_RST_CTRL …
#define regDEV0_PF1_D3HOTD0_RST_CTRL_BASE_IDX …
#define regBIF_PORT0_DSTATE_VALUE …
#define regBIF_PORT0_DSTATE_VALUE_BASE_IDX …
#define regREGS_ROM_OFFSET_CTRL …
#define regREGS_ROM_OFFSET_CTRL_BASE_IDX …
#define regNBIF_STRAP_BIOS_CNTL …
#define regNBIF_STRAP_BIOS_CNTL_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_0 …
#define regDOORBELL0_CTRL_ENTRY_0_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_1 …
#define regDOORBELL0_CTRL_ENTRY_1_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_2 …
#define regDOORBELL0_CTRL_ENTRY_2_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_3 …
#define regDOORBELL0_CTRL_ENTRY_3_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_4 …
#define regDOORBELL0_CTRL_ENTRY_4_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_5 …
#define regDOORBELL0_CTRL_ENTRY_5_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_6 …
#define regDOORBELL0_CTRL_ENTRY_6_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_7 …
#define regDOORBELL0_CTRL_ENTRY_7_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_8 …
#define regDOORBELL0_CTRL_ENTRY_8_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_9 …
#define regDOORBELL0_CTRL_ENTRY_9_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_10 …
#define regDOORBELL0_CTRL_ENTRY_10_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_11 …
#define regDOORBELL0_CTRL_ENTRY_11_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_12 …
#define regDOORBELL0_CTRL_ENTRY_12_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_13 …
#define regDOORBELL0_CTRL_ENTRY_13_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_14 …
#define regDOORBELL0_CTRL_ENTRY_14_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_15 …
#define regDOORBELL0_CTRL_ENTRY_15_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_16 …
#define regDOORBELL0_CTRL_ENTRY_16_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_17 …
#define regDOORBELL0_CTRL_ENTRY_17_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_18 …
#define regDOORBELL0_CTRL_ENTRY_18_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_19 …
#define regDOORBELL0_CTRL_ENTRY_19_BASE_IDX …
#define regDOORBELL0_CTRL_ENTRY_20 …
#define regDOORBELL0_CTRL_ENTRY_20_BASE_IDX …
#define regAID0_VF0_BASE_ADDR …
#define regAID0_VF0_BASE_ADDR_BASE_IDX …
#define regAID1_VF0_BASE_ADDR …
#define regAID1_VF0_BASE_ADDR_BASE_IDX …
#define regAID2_VF0_BASE_ADDR …
#define regAID2_VF0_BASE_ADDR_BASE_IDX …
#define regAID3_VF0_BASE_ADDR …
#define regAID3_VF0_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_VF0_BASE_ADDR …
#define regAID0_XCC0_VF0_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_VF0_BASE_ADDR …
#define regAID0_XCC1_VF0_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_VF0_BASE_ADDR …
#define regAID1_XCC0_VF0_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_VF0_BASE_ADDR …
#define regAID1_XCC1_VF0_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_VF0_BASE_ADDR …
#define regAID2_XCC0_VF0_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_VF0_BASE_ADDR …
#define regAID2_XCC1_VF0_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_VF0_BASE_ADDR …
#define regAID3_XCC0_VF0_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_VF0_BASE_ADDR …
#define regAID3_XCC1_VF0_BASE_ADDR_BASE_IDX …
#define regAID0_NBIF_VF0_BASE_ADDR …
#define regAID0_NBIF_VF0_BASE_ADDR_BASE_IDX …
#define regAID0_ATHUB_VF0_BASE_ADDR …
#define regAID0_ATHUB_VF0_BASE_ADDR_BASE_IDX …
#define regAID0_IH_VF0_BASE_ADDR …
#define regAID0_IH_VF0_BASE_ADDR_BASE_IDX …
#define regAID0_HDP_VF0_BASE_ADDR …
#define regAID0_HDP_VF0_BASE_ADDR_BASE_IDX …
#define regAID0_VF1_BASE_ADDR …
#define regAID0_VF1_BASE_ADDR_BASE_IDX …
#define regAID1_VF1_BASE_ADDR …
#define regAID1_VF1_BASE_ADDR_BASE_IDX …
#define regAID2_VF1_BASE_ADDR …
#define regAID2_VF1_BASE_ADDR_BASE_IDX …
#define regAID3_VF1_BASE_ADDR …
#define regAID3_VF1_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_VF1_BASE_ADDR …
#define regAID0_XCC0_VF1_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_VF1_BASE_ADDR …
#define regAID0_XCC1_VF1_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_VF1_BASE_ADDR …
#define regAID1_XCC0_VF1_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_VF1_BASE_ADDR …
#define regAID1_XCC1_VF1_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_VF1_BASE_ADDR …
#define regAID2_XCC0_VF1_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_VF1_BASE_ADDR …
#define regAID2_XCC1_VF1_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_VF1_BASE_ADDR …
#define regAID3_XCC0_VF1_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_VF1_BASE_ADDR …
#define regAID3_XCC1_VF1_BASE_ADDR_BASE_IDX …
#define regAID0_NBIF_VF1_BASE_ADDR …
#define regAID0_NBIF_VF1_BASE_ADDR_BASE_IDX …
#define regAID0_ATHUB_VF1_BASE_ADDR …
#define regAID0_ATHUB_VF1_BASE_ADDR_BASE_IDX …
#define regAID0_IH_VF1_BASE_ADDR …
#define regAID0_IH_VF1_BASE_ADDR_BASE_IDX …
#define regAID0_HDP_VF1_BASE_ADDR …
#define regAID0_HDP_VF1_BASE_ADDR_BASE_IDX …
#define regAID0_VF2_BASE_ADDR …
#define regAID0_VF2_BASE_ADDR_BASE_IDX …
#define regAID1_VF2_BASE_ADDR …
#define regAID1_VF2_BASE_ADDR_BASE_IDX …
#define regAID2_VF2_BASE_ADDR …
#define regAID2_VF2_BASE_ADDR_BASE_IDX …
#define regAID3_VF2_BASE_ADDR …
#define regAID3_VF2_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_VF2_BASE_ADDR …
#define regAID0_XCC0_VF2_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_VF2_BASE_ADDR …
#define regAID0_XCC1_VF2_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_VF2_BASE_ADDR …
#define regAID1_XCC0_VF2_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_VF2_BASE_ADDR …
#define regAID1_XCC1_VF2_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_VF2_BASE_ADDR …
#define regAID2_XCC0_VF2_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_VF2_BASE_ADDR …
#define regAID2_XCC1_VF2_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_VF2_BASE_ADDR …
#define regAID3_XCC0_VF2_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_VF2_BASE_ADDR …
#define regAID3_XCC1_VF2_BASE_ADDR_BASE_IDX …
#define regAID0_NBIF_VF2_BASE_ADDR …
#define regAID0_NBIF_VF2_BASE_ADDR_BASE_IDX …
#define regAID0_ATHUB_VF2_BASE_ADDR …
#define regAID0_ATHUB_VF2_BASE_ADDR_BASE_IDX …
#define regAID0_IH_VF2_BASE_ADDR …
#define regAID0_IH_VF2_BASE_ADDR_BASE_IDX …
#define regAID0_HDP_VF2_BASE_ADDR …
#define regAID0_HDP_VF2_BASE_ADDR_BASE_IDX …
#define regAID0_VF3_BASE_ADDR …
#define regAID0_VF3_BASE_ADDR_BASE_IDX …
#define regAID1_VF3_BASE_ADDR …
#define regAID1_VF3_BASE_ADDR_BASE_IDX …
#define regAID2_VF3_BASE_ADDR …
#define regAID2_VF3_BASE_ADDR_BASE_IDX …
#define regAID3_VF3_BASE_ADDR …
#define regAID3_VF3_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_VF3_BASE_ADDR …
#define regAID0_XCC0_VF3_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_VF3_BASE_ADDR …
#define regAID0_XCC1_VF3_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_VF3_BASE_ADDR …
#define regAID1_XCC0_VF3_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_VF3_BASE_ADDR …
#define regAID1_XCC1_VF3_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_VF3_BASE_ADDR …
#define regAID2_XCC0_VF3_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_VF3_BASE_ADDR …
#define regAID2_XCC1_VF3_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_VF3_BASE_ADDR …
#define regAID3_XCC0_VF3_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_VF3_BASE_ADDR …
#define regAID3_XCC1_VF3_BASE_ADDR_BASE_IDX …
#define regAID0_NBIF_VF3_BASE_ADDR …
#define regAID0_NBIF_VF3_BASE_ADDR_BASE_IDX …
#define regAID0_ATHUB_VF3_BASE_ADDR …
#define regAID0_ATHUB_VF3_BASE_ADDR_BASE_IDX …
#define regAID0_IH_VF3_BASE_ADDR …
#define regAID0_IH_VF3_BASE_ADDR_BASE_IDX …
#define regAID0_HDP_VF3_BASE_ADDR …
#define regAID0_HDP_VF3_BASE_ADDR_BASE_IDX …
#define regAID0_VF4_BASE_ADDR …
#define regAID0_VF4_BASE_ADDR_BASE_IDX …
#define regAID1_VF4_BASE_ADDR …
#define regAID1_VF4_BASE_ADDR_BASE_IDX …
#define regAID2_VF4_BASE_ADDR …
#define regAID2_VF4_BASE_ADDR_BASE_IDX …
#define regAID3_VF4_BASE_ADDR …
#define regAID3_VF4_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_VF4_BASE_ADDR …
#define regAID0_XCC0_VF4_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_VF4_BASE_ADDR …
#define regAID0_XCC1_VF4_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_VF4_BASE_ADDR …
#define regAID1_XCC0_VF4_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_VF4_BASE_ADDR …
#define regAID1_XCC1_VF4_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_VF4_BASE_ADDR …
#define regAID2_XCC0_VF4_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_VF4_BASE_ADDR …
#define regAID2_XCC1_VF4_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_VF4_BASE_ADDR …
#define regAID3_XCC0_VF4_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_VF4_BASE_ADDR …
#define regAID3_XCC1_VF4_BASE_ADDR_BASE_IDX …
#define regAID0_NBIF_VF4_BASE_ADDR …
#define regAID0_NBIF_VF4_BASE_ADDR_BASE_IDX …
#define regAID0_ATHUB_VF4_BASE_ADDR …
#define regAID0_ATHUB_VF4_BASE_ADDR_BASE_IDX …
#define regAID0_IH_VF4_BASE_ADDR …
#define regAID0_IH_VF4_BASE_ADDR_BASE_IDX …
#define regAID0_HDP_VF4_BASE_ADDR …
#define regAID0_HDP_VF4_BASE_ADDR_BASE_IDX …
#define regAID0_VF5_BASE_ADDR …
#define regAID0_VF5_BASE_ADDR_BASE_IDX …
#define regAID1_VF5_BASE_ADDR …
#define regAID1_VF5_BASE_ADDR_BASE_IDX …
#define regAID2_VF5_BASE_ADDR …
#define regAID2_VF5_BASE_ADDR_BASE_IDX …
#define regAID3_VF5_BASE_ADDR …
#define regAID3_VF5_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_VF5_BASE_ADDR …
#define regAID0_XCC0_VF5_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_VF5_BASE_ADDR …
#define regAID0_XCC1_VF5_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_VF5_BASE_ADDR …
#define regAID1_XCC0_VF5_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_VF5_BASE_ADDR …
#define regAID1_XCC1_VF5_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_VF5_BASE_ADDR …
#define regAID2_XCC0_VF5_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_VF5_BASE_ADDR …
#define regAID2_XCC1_VF5_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_VF5_BASE_ADDR …
#define regAID3_XCC0_VF5_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_VF5_BASE_ADDR …
#define regAID3_XCC1_VF5_BASE_ADDR_BASE_IDX …
#define regAID0_NBIF_VF5_BASE_ADDR …
#define regAID0_NBIF_VF5_BASE_ADDR_BASE_IDX …
#define regAID0_ATHUB_VF5_BASE_ADDR …
#define regAID0_ATHUB_VF5_BASE_ADDR_BASE_IDX …
#define regAID0_IH_VF5_BASE_ADDR …
#define regAID0_IH_VF5_BASE_ADDR_BASE_IDX …
#define regAID0_HDP_VF5_BASE_ADDR …
#define regAID0_HDP_VF5_BASE_ADDR_BASE_IDX …
#define regAID0_VF6_BASE_ADDR …
#define regAID0_VF6_BASE_ADDR_BASE_IDX …
#define regAID1_VF6_BASE_ADDR …
#define regAID1_VF6_BASE_ADDR_BASE_IDX …
#define regAID2_VF6_BASE_ADDR …
#define regAID2_VF6_BASE_ADDR_BASE_IDX …
#define regAID3_VF6_BASE_ADDR …
#define regAID3_VF6_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_VF6_BASE_ADDR …
#define regAID0_XCC0_VF6_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_VF6_BASE_ADDR …
#define regAID0_XCC1_VF6_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_VF6_BASE_ADDR …
#define regAID1_XCC0_VF6_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_VF6_BASE_ADDR …
#define regAID1_XCC1_VF6_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_VF6_BASE_ADDR …
#define regAID2_XCC0_VF6_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_VF6_BASE_ADDR …
#define regAID2_XCC1_VF6_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_VF6_BASE_ADDR …
#define regAID3_XCC0_VF6_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_VF6_BASE_ADDR …
#define regAID3_XCC1_VF6_BASE_ADDR_BASE_IDX …
#define regAID0_NBIF_VF6_BASE_ADDR …
#define regAID0_NBIF_VF6_BASE_ADDR_BASE_IDX …
#define regAID0_ATHUB_VF6_BASE_ADDR …
#define regAID0_ATHUB_VF6_BASE_ADDR_BASE_IDX …
#define regAID0_IH_VF6_BASE_ADDR …
#define regAID0_IH_VF6_BASE_ADDR_BASE_IDX …
#define regAID0_HDP_VF6_BASE_ADDR …
#define regAID0_HDP_VF6_BASE_ADDR_BASE_IDX …
#define regAID0_VF7_BASE_ADDR …
#define regAID0_VF7_BASE_ADDR_BASE_IDX …
#define regAID1_VF7_BASE_ADDR …
#define regAID1_VF7_BASE_ADDR_BASE_IDX …
#define regAID2_VF7_BASE_ADDR …
#define regAID2_VF7_BASE_ADDR_BASE_IDX …
#define regAID3_VF7_BASE_ADDR …
#define regAID3_VF7_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_VF7_BASE_ADDR …
#define regAID0_XCC0_VF7_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_VF7_BASE_ADDR …
#define regAID0_XCC1_VF7_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_VF7_BASE_ADDR …
#define regAID1_XCC0_VF7_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_VF7_BASE_ADDR …
#define regAID1_XCC1_VF7_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_VF7_BASE_ADDR …
#define regAID2_XCC0_VF7_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_VF7_BASE_ADDR …
#define regAID2_XCC1_VF7_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_VF7_BASE_ADDR …
#define regAID3_XCC0_VF7_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_VF7_BASE_ADDR …
#define regAID3_XCC1_VF7_BASE_ADDR_BASE_IDX …
#define regAID0_NBIF_VF7_BASE_ADDR …
#define regAID0_NBIF_VF7_BASE_ADDR_BASE_IDX …
#define regAID0_ATHUB_VF7_BASE_ADDR …
#define regAID0_ATHUB_VF7_BASE_ADDR_BASE_IDX …
#define regAID0_IH_VF7_BASE_ADDR …
#define regAID0_IH_VF7_BASE_ADDR_BASE_IDX …
#define regAID0_HDP_VF7_BASE_ADDR …
#define regAID0_HDP_VF7_BASE_ADDR_BASE_IDX …
#define regAID0_PF_BASE_ADDR …
#define regAID0_PF_BASE_ADDR_BASE_IDX …
#define regAID0_XCC0_PF_BASE_ADDR …
#define regAID0_XCC0_PF_BASE_ADDR_BASE_IDX …
#define regAID0_XCC1_PF_BASE_ADDR …
#define regAID0_XCC1_PF_BASE_ADDR_BASE_IDX …
#define regAID1_PF_BASE_ADDR …
#define regAID1_PF_BASE_ADDR_BASE_IDX …
#define regAID1_XCC0_PF_BASE_ADDR …
#define regAID1_XCC0_PF_BASE_ADDR_BASE_IDX …
#define regAID1_XCC1_PF_BASE_ADDR …
#define regAID1_XCC1_PF_BASE_ADDR_BASE_IDX …
#define regAID2_PF_BASE_ADDR …
#define regAID2_PF_BASE_ADDR_BASE_IDX …
#define regAID2_XCC0_PF_BASE_ADDR …
#define regAID2_XCC0_PF_BASE_ADDR_BASE_IDX …
#define regAID2_XCC1_PF_BASE_ADDR …
#define regAID2_XCC1_PF_BASE_ADDR_BASE_IDX …
#define regAID3_PF_BASE_ADDR …
#define regAID3_PF_BASE_ADDR_BASE_IDX …
#define regAID3_XCC0_PF_BASE_ADDR …
#define regAID3_XCC0_PF_BASE_ADDR_BASE_IDX …
#define regAID3_XCC1_PF_BASE_ADDR …
#define regAID3_XCC1_PF_BASE_ADDR_BASE_IDX …
#define regNBIF_RRMT_CNTL …
#define regNBIF_RRMT_CNTL_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_PF …
#define regBIFC_DOORBELL_ACCESS_EN_PF_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_VF0 …
#define regBIFC_DOORBELL_ACCESS_EN_VF0_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_VF1 …
#define regBIFC_DOORBELL_ACCESS_EN_VF1_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_VF2 …
#define regBIFC_DOORBELL_ACCESS_EN_VF2_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_VF3 …
#define regBIFC_DOORBELL_ACCESS_EN_VF3_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_VF4 …
#define regBIFC_DOORBELL_ACCESS_EN_VF4_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_VF5 …
#define regBIFC_DOORBELL_ACCESS_EN_VF5_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_VF6 …
#define regBIFC_DOORBELL_ACCESS_EN_VF6_BASE_IDX …
#define regBIFC_DOORBELL_ACCESS_EN_VF7 …
#define regBIFC_DOORBELL_ACCESS_EN_VF7_BASE_IDX …
#define regMISC_SCRATCH …
#define regMISC_SCRATCH_BASE_IDX …
#define regINTR_LINE_POLARITY …
#define regINTR_LINE_POLARITY_BASE_IDX …
#define regINTR_LINE_ENABLE …
#define regINTR_LINE_ENABLE_BASE_IDX …
#define regOUTSTANDING_VC_ALLOC …
#define regOUTSTANDING_VC_ALLOC_BASE_IDX …
#define regBIFC_MISC_CTRL0 …
#define regBIFC_MISC_CTRL0_BASE_IDX …
#define regBIFC_MISC_CTRL1 …
#define regBIFC_MISC_CTRL1_BASE_IDX …
#define regBIFC_BME_ERR_LOG_LB …
#define regBIFC_BME_ERR_LOG_LB_BASE_IDX …
#define regBIFC_LC_TIMER_CTRL …
#define regBIFC_LC_TIMER_CTRL_BASE_IDX …
#define regBIFC_RCCBIH_BME_ERR_LOG0 …
#define regBIFC_RCCBIH_BME_ERR_LOG0_BASE_IDX …
#define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F0_F1 …
#define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F0_F1_BASE_IDX …
#define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F2_F3 …
#define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F2_F3_BASE_IDX …
#define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F4_F5 …
#define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F4_F5_BASE_IDX …
#define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F6_F7 …
#define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F6_F7_BASE_IDX …
#define regBIFC_DMA_ATTR_CNTL2_DEV0 …
#define regBIFC_DMA_ATTR_CNTL2_DEV0_BASE_IDX …
#define regBME_DUMMY_CNTL_0 …
#define regBME_DUMMY_CNTL_0_BASE_IDX …
#define regBIFC_THT_CNTL …
#define regBIFC_THT_CNTL_BASE_IDX …
#define regBIFC_HSTARB_CNTL …
#define regBIFC_HSTARB_CNTL_BASE_IDX …
#define regBIFC_GSI_CNTL …
#define regBIFC_GSI_CNTL_BASE_IDX …
#define regBIFC_PCIEFUNC_CNTL …
#define regBIFC_PCIEFUNC_CNTL_BASE_IDX …
#define regBIFC_PASID_CHECK_DIS …
#define regBIFC_PASID_CHECK_DIS_BASE_IDX …
#define regBIFC_SDP_CNTL_0 …
#define regBIFC_SDP_CNTL_0_BASE_IDX …
#define regBIFC_SDP_CNTL_1 …
#define regBIFC_SDP_CNTL_1_BASE_IDX …
#define regBIFC_PASID_STS …
#define regBIFC_PASID_STS_BASE_IDX …
#define regBIFC_ATHUB_ACT_CNTL …
#define regBIFC_ATHUB_ACT_CNTL_BASE_IDX …
#define regBIFC_PERF_CNTL_0 …
#define regBIFC_PERF_CNTL_0_BASE_IDX …
#define regBIFC_PERF_CNTL_1 …
#define regBIFC_PERF_CNTL_1_BASE_IDX …
#define regBIFC_PERF_CNT_MMIO_RD_L32BIT …
#define regBIFC_PERF_CNT_MMIO_RD_L32BIT_BASE_IDX …
#define regBIFC_PERF_CNT_MMIO_WR_L32BIT …
#define regBIFC_PERF_CNT_MMIO_WR_L32BIT_BASE_IDX …
#define regBIFC_PERF_CNT_DMA_RD_L32BIT …
#define regBIFC_PERF_CNT_DMA_RD_L32BIT_BASE_IDX …
#define regBIFC_PERF_CNT_DMA_WR_L32BIT …
#define regBIFC_PERF_CNT_DMA_WR_L32BIT_BASE_IDX …
#define regNBIF_REGIF_ERRSET_CTRL …
#define regNBIF_REGIF_ERRSET_CTRL_BASE_IDX …
#define regBIFC_SDP_CNTL_2 …
#define regBIFC_SDP_CNTL_2_BASE_IDX …
#define regNBIF_PGMST_CTRL …
#define regNBIF_PGMST_CTRL_BASE_IDX …
#define regNBIF_PGSLV_CTRL …
#define regNBIF_PGSLV_CTRL_BASE_IDX …
#define regNBIF_PG_MISC_CTRL …
#define regNBIF_PG_MISC_CTRL_BASE_IDX …
#define regSMN_MST_EP_CNTL3 …
#define regSMN_MST_EP_CNTL3_BASE_IDX …
#define regSMN_MST_EP_CNTL4 …
#define regSMN_MST_EP_CNTL4_BASE_IDX …
#define regSMN_MST_CNTL1 …
#define regSMN_MST_CNTL1_BASE_IDX …
#define regSMN_MST_EP_CNTL5 …
#define regSMN_MST_EP_CNTL5_BASE_IDX …
#define regBIF_SELFRING_BUFFER_VID …
#define regBIF_SELFRING_BUFFER_VID_BASE_IDX …
#define regBIF_SELFRING_VECTOR_CNTL …
#define regBIF_SELFRING_VECTOR_CNTL_BASE_IDX …
#define regNBIF_STRAP_WRITE_CTRL …
#define regNBIF_STRAP_WRITE_CTRL_BASE_IDX …
#define regNBIF_INTX_DSTATE_MISC_CNTL …
#define regNBIF_INTX_DSTATE_MISC_CNTL_BASE_IDX …
#define regNBIF_PENDING_MISC_CNTL …
#define regNBIF_PENDING_MISC_CNTL_BASE_IDX …
#define regBIF_GMI_WRR_WEIGHT …
#define regBIF_GMI_WRR_WEIGHT_BASE_IDX …
#define regBIF_GMI_WRR_WEIGHT2 …
#define regBIF_GMI_WRR_WEIGHT2_BASE_IDX …
#define regBIF_GMI_WRR_WEIGHT3 …
#define regBIF_GMI_WRR_WEIGHT3_BASE_IDX …
#define regNBIF_PWRBRK_REQUEST …
#define regNBIF_PWRBRK_REQUEST_BASE_IDX …
#define regBIF_ATOMIC_ERR_LOG_DEV0_F0 …
#define regBIF_ATOMIC_ERR_LOG_DEV0_F0_BASE_IDX …
#define regBIF_ATOMIC_ERR_LOG_DEV0_F1 …
#define regBIF_ATOMIC_ERR_LOG_DEV0_F1_BASE_IDX …
#define regBIF_DMA_MP4_ERR_LOG …
#define regBIF_DMA_MP4_ERR_LOG_BASE_IDX …
#define regBIF_PASID_ERR_LOG …
#define regBIF_PASID_ERR_LOG_BASE_IDX …
#define regBIF_PASID_ERR_CLR …
#define regBIF_PASID_ERR_CLR_BASE_IDX …
#define regNBIF_VWIRE_CTRL …
#define regNBIF_VWIRE_CTRL_BASE_IDX …
#define regNBIF_SMN_VWR_VCHG_DIS_CTRL …
#define regNBIF_SMN_VWR_VCHG_DIS_CTRL_BASE_IDX …
#define regNBIF_SMN_VWR_VCHG_RST_CTRL0 …
#define regNBIF_SMN_VWR_VCHG_RST_CTRL0_BASE_IDX …
#define regNBIF_SMN_VWR_VCHG_TRIG …
#define regNBIF_SMN_VWR_VCHG_TRIG_BASE_IDX …
#define regNBIF_SMN_VWR_WTRIG_CNTL …
#define regNBIF_SMN_VWR_WTRIG_CNTL_BASE_IDX …
#define regNBIF_SMN_VWR_VCHG_DIS_CTRL_1 …
#define regNBIF_SMN_VWR_VCHG_DIS_CTRL_1_BASE_IDX …
#define regNBIF_MGCG_CTRL_LCLK …
#define regNBIF_MGCG_CTRL_LCLK_BASE_IDX …
#define regNBIF_DS_CTRL_LCLK …
#define regNBIF_DS_CTRL_LCLK_BASE_IDX …
#define regSMN_MST_CNTL0 …
#define regSMN_MST_CNTL0_BASE_IDX …
#define regSMN_MST_EP_CNTL1 …
#define regSMN_MST_EP_CNTL1_BASE_IDX …
#define regSMN_MST_EP_CNTL2 …
#define regSMN_MST_EP_CNTL2_BASE_IDX …
#define regNBIF_SDP_VWR_VCHG_DIS_CTRL …
#define regNBIF_SDP_VWR_VCHG_DIS_CTRL_BASE_IDX …
#define regNBIF_SDP_VWR_VCHG_RST_CTRL0 …
#define regNBIF_SDP_VWR_VCHG_RST_CTRL0_BASE_IDX …
#define regNBIF_SDP_VWR_VCHG_RST_CTRL1 …
#define regNBIF_SDP_VWR_VCHG_RST_CTRL1_BASE_IDX …
#define regNBIF_SDP_VWR_VCHG_TRIG …
#define regNBIF_SDP_VWR_VCHG_TRIG_BASE_IDX …
#define regNBIF_SHUB_TODET_CTRL …
#define regNBIF_SHUB_TODET_CTRL_BASE_IDX …
#define regNBIF_SHUB_TODET_CLIENT_CTRL …
#define regNBIF_SHUB_TODET_CLIENT_CTRL_BASE_IDX …
#define regNBIF_SHUB_TODET_CLIENT_STATUS …
#define regNBIF_SHUB_TODET_CLIENT_STATUS_BASE_IDX …
#define regNBIF_SHUB_TODET_SYNCFLOOD_CTRL …
#define regNBIF_SHUB_TODET_SYNCFLOOD_CTRL_BASE_IDX …
#define regNBIF_SHUB_TODET_CLIENT_CTRL2 …
#define regNBIF_SHUB_TODET_CLIENT_CTRL2_BASE_IDX …
#define regNBIF_SHUB_TODET_CLIENT_STATUS2 …
#define regNBIF_SHUB_TODET_CLIENT_STATUS2_BASE_IDX …
#define regNBIF_SHUB_TODET_SYNCFLOOD_CTRL2 …
#define regNBIF_SHUB_TODET_SYNCFLOOD_CTRL2_BASE_IDX …
#define regBIFC_BME_ERR_LOG_HB …
#define regBIFC_BME_ERR_LOG_HB_BASE_IDX …
#define regBIFC_GFX_INT_MONITOR_MASK …
#define regBIFC_GFX_INT_MONITOR_MASK_BASE_IDX …
#define regBIFC_HRP_SDP_WRRSP_POOLCRED_ALLOC …
#define regBIFC_HRP_SDP_WRRSP_POOLCRED_ALLOC_BASE_IDX …
#define regBIFC_HRP_SDP_RDRSP_POOLCRED_ALLOC …
#define regBIFC_HRP_SDP_RDRSP_POOLCRED_ALLOC_BASE_IDX …
#define regBIFC_GMI_SDP_REQ_POOLCRED_ALLOC …
#define regBIFC_GMI_SDP_REQ_POOLCRED_ALLOC_BASE_IDX …
#define regBIFC_GMI_SDP_DAT_POOLCRED_ALLOC …
#define regBIFC_GMI_SDP_DAT_POOLCRED_ALLOC_BASE_IDX …
#define regDISCON_HYSTERESIS_HEAD_CTRL …
#define regDISCON_HYSTERESIS_HEAD_CTRL_BASE_IDX …
#define regBIFC_EARLY_WAKEUP_CNTL …
#define regBIFC_EARLY_WAKEUP_CNTL_BASE_IDX …
#define regBIFC_PERF_CNT_MMIO_RD_H16BIT …
#define regBIFC_PERF_CNT_MMIO_RD_H16BIT_BASE_IDX …
#define regBIFC_PERF_CNT_MMIO_WR_H16BIT …
#define regBIFC_PERF_CNT_MMIO_WR_H16BIT_BASE_IDX …
#define regBIFC_PERF_CNT_DMA_RD_H16BIT …
#define regBIFC_PERF_CNT_DMA_RD_H16BIT_BASE_IDX …
#define regBIFC_PERF_CNT_DMA_WR_H16BIT …
#define regBIFC_PERF_CNT_DMA_WR_H16BIT_BASE_IDX …
#define regBIFC_A2S_SDP_PORT_CTRL …
#define regBIFC_A2S_SDP_PORT_CTRL_BASE_IDX …
#define regBIFC_A2S_CNTL_SW0 …
#define regBIFC_A2S_CNTL_SW0_BASE_IDX …
#define regBIFC_A2S_MISC_CNTL …
#define regBIFC_A2S_MISC_CNTL_BASE_IDX …
#define regBIFC_A2S_TAG_ALLOC_0 …
#define regBIFC_A2S_TAG_ALLOC_0_BASE_IDX …
#define regBIFC_A2S_TAG_ALLOC_1 …
#define regBIFC_A2S_TAG_ALLOC_1_BASE_IDX …
#define regBIFC_A2S_CNTL_CL0 …
#define regBIFC_A2S_CNTL_CL0_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_RESERVED …
#define regRCC_DWN_DEV0_2_DN_PCIE_RESERVED_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_SCRATCH …
#define regRCC_DWN_DEV0_2_DN_PCIE_SCRATCH_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_CNTL …
#define regRCC_DWN_DEV0_2_DN_PCIE_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_CONFIG_CNTL …
#define regRCC_DWN_DEV0_2_DN_PCIE_CONFIG_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_RX_CNTL2 …
#define regRCC_DWN_DEV0_2_DN_PCIE_RX_CNTL2_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_BUS_CNTL …
#define regRCC_DWN_DEV0_2_DN_PCIE_BUS_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_CFG_CNTL …
#define regRCC_DWN_DEV0_2_DN_PCIE_CFG_CNTL_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_F0 …
#define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_F0_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_MISC …
#define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_MISC_BASE_IDX …
#define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_MISC2 …
#define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_MISC2_BASE_IDX …
#define regRCC_DWNP_DEV0_2_PCIE_ERR_CNTL …
#define regRCC_DWNP_DEV0_2_PCIE_ERR_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_2_PCIE_RX_CNTL …
#define regRCC_DWNP_DEV0_2_PCIE_RX_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_2_PCIE_LC_SPEED_CNTL …
#define regRCC_DWNP_DEV0_2_PCIE_LC_SPEED_CNTL_BASE_IDX …
#define regRCC_DWNP_DEV0_2_PCIE_LC_CNTL2 …
#define regRCC_DWNP_DEV0_2_PCIE_LC_CNTL2_BASE_IDX …
#define regRCC_DWNP_DEV0_2_PCIEP_STRAP_MISC …
#define regRCC_DWNP_DEV0_2_PCIEP_STRAP_MISC_BASE_IDX …
#define regRCC_DWNP_DEV0_2_LTR_MSG_INFO_FROM_EP …
#define regRCC_DWNP_DEV0_2_LTR_MSG_INFO_FROM_EP_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_SCRATCH …
#define regRCC_EP_DEV0_2_EP_PCIE_SCRATCH_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_INT_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_INT_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_INT_STATUS …
#define regRCC_EP_DEV0_2_EP_PCIE_INT_STATUS_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_RX_CNTL2 …
#define regRCC_EP_DEV0_2_EP_PCIE_RX_CNTL2_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_BUS_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_BUS_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_CFG_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_CFG_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_TX_LTR_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_TX_LTR_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0 …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1 …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2 …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3 …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4 …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5 …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6 …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7 …
#define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_STRAP_MISC …
#define regRCC_EP_DEV0_2_EP_PCIE_STRAP_MISC_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_STRAP_MISC2 …
#define regRCC_EP_DEV0_2_EP_PCIE_STRAP_MISC2_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_CAP …
#define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_CAP_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_LATENCY_INDICATOR …
#define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0 …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1 …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2 …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3 …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4 …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5 …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6 …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7 …
#define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_PME_CONTROL …
#define regRCC_EP_DEV0_2_EP_PCIE_PME_CONTROL_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIEP_RESERVED …
#define regRCC_EP_DEV0_2_EP_PCIEP_RESERVED_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_TX_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_TX_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_TX_REQUESTER_ID …
#define regRCC_EP_DEV0_2_EP_PCIE_TX_REQUESTER_ID_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_ERR_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_ERR_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_RX_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_RX_CNTL_BASE_IDX …
#define regRCC_EP_DEV0_2_EP_PCIE_LC_SPEED_CNTL …
#define regRCC_EP_DEV0_2_EP_PCIE_LC_SPEED_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_ERR_INT_CNTL …
#define regRCC_DEV0_1_RCC_ERR_INT_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_BACO_CNTL_MISC …
#define regRCC_DEV0_1_RCC_BACO_CNTL_MISC_BASE_IDX …
#define regRCC_DEV0_1_RCC_RESET_EN …
#define regRCC_DEV0_1_RCC_RESET_EN_BASE_IDX …
#define regRCC_DEV0_2_RCC_VDM_SUPPORT …
#define regRCC_DEV0_2_RCC_VDM_SUPPORT_BASE_IDX …
#define regRCC_DEV0_2_RCC_MARGIN_PARAM_CNTL0 …
#define regRCC_DEV0_2_RCC_MARGIN_PARAM_CNTL0_BASE_IDX …
#define regRCC_DEV0_2_RCC_MARGIN_PARAM_CNTL1 …
#define regRCC_DEV0_2_RCC_MARGIN_PARAM_CNTL1_BASE_IDX …
#define regRCC_DEV0_1_RCC_GPUIOV_REGION …
#define regRCC_DEV0_1_RCC_GPUIOV_REGION_BASE_IDX …
#define regRCC_DEV0_1_RCC_GPU_HOSTVM_EN …
#define regRCC_DEV0_1_RCC_GPU_HOSTVM_EN_BASE_IDX …
#define regRCC_DEV0_1_RCC_CONSOLE_IOV_MODE_CNTL …
#define regRCC_DEV0_1_RCC_CONSOLE_IOV_MODE_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_CONSOLE_IOV_FIRST_VF_OFFSET …
#define regRCC_DEV0_1_RCC_CONSOLE_IOV_FIRST_VF_OFFSET_BASE_IDX …
#define regRCC_DEV0_1_RCC_CONSOLE_IOV_VF_STRIDE …
#define regRCC_DEV0_1_RCC_CONSOLE_IOV_VF_STRIDE_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER_REG_RANGE0 …
#define regRCC_DEV0_1_RCC_PEER_REG_RANGE0_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER_REG_RANGE1 …
#define regRCC_DEV0_1_RCC_PEER_REG_RANGE1_BASE_IDX …
#define regRCC_DEV0_2_RCC_BUS_CNTL …
#define regRCC_DEV0_2_RCC_BUS_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_CONFIG_CNTL …
#define regRCC_DEV0_1_RCC_CONFIG_CNTL_BASE_IDX …
#define regRCC_DEV0_1_RCC_CONFIG_F0_BASE …
#define regRCC_DEV0_1_RCC_CONFIG_F0_BASE_BASE_IDX …
#define regRCC_DEV0_1_RCC_CONFIG_APER_SIZE …
#define regRCC_DEV0_1_RCC_CONFIG_APER_SIZE_BASE_IDX …
#define regRCC_DEV0_1_RCC_CONFIG_REG_APER_SIZE …
#define regRCC_DEV0_1_RCC_CONFIG_REG_APER_SIZE_BASE_IDX …
#define regRCC_DEV0_1_RCC_XDMA_LO …
#define regRCC_DEV0_1_RCC_XDMA_LO_BASE_IDX …
#define regRCC_DEV0_1_RCC_XDMA_HI …
#define regRCC_DEV0_1_RCC_XDMA_HI_BASE_IDX …
#define regRCC_DEV0_2_RCC_FEATURES_CONTROL_MISC …
#define regRCC_DEV0_2_RCC_FEATURES_CONTROL_MISC_BASE_IDX …
#define regRCC_DEV0_1_RCC_BUSNUM_CNTL1 …
#define regRCC_DEV0_1_RCC_BUSNUM_CNTL1_BASE_IDX …
#define regRCC_DEV0_1_RCC_BUSNUM_LIST0 …
#define regRCC_DEV0_1_RCC_BUSNUM_LIST0_BASE_IDX …
#define regRCC_DEV0_1_RCC_BUSNUM_LIST1 …
#define regRCC_DEV0_1_RCC_BUSNUM_LIST1_BASE_IDX …
#define regRCC_DEV0_1_RCC_BUSNUM_CNTL2 …
#define regRCC_DEV0_1_RCC_BUSNUM_CNTL2_BASE_IDX …
#define regRCC_DEV0_1_RCC_CAPTURE_HOST_BUSNUM …
#define regRCC_DEV0_1_RCC_CAPTURE_HOST_BUSNUM_BASE_IDX …
#define regRCC_DEV0_1_RCC_HOST_BUSNUM …
#define regRCC_DEV0_1_RCC_HOST_BUSNUM_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER0_FB_OFFSET_HI …
#define regRCC_DEV0_1_RCC_PEER0_FB_OFFSET_HI_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER0_FB_OFFSET_LO …
#define regRCC_DEV0_1_RCC_PEER0_FB_OFFSET_LO_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER1_FB_OFFSET_HI …
#define regRCC_DEV0_1_RCC_PEER1_FB_OFFSET_HI_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER1_FB_OFFSET_LO …
#define regRCC_DEV0_1_RCC_PEER1_FB_OFFSET_LO_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER2_FB_OFFSET_HI …
#define regRCC_DEV0_1_RCC_PEER2_FB_OFFSET_HI_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER2_FB_OFFSET_LO …
#define regRCC_DEV0_1_RCC_PEER2_FB_OFFSET_LO_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER3_FB_OFFSET_HI …
#define regRCC_DEV0_1_RCC_PEER3_FB_OFFSET_HI_BASE_IDX …
#define regRCC_DEV0_1_RCC_PEER3_FB_OFFSET_LO …
#define regRCC_DEV0_1_RCC_PEER3_FB_OFFSET_LO_BASE_IDX …
#define regRCC_DEV0_1_RCC_DEVFUNCNUM_LIST0 …
#define regRCC_DEV0_1_RCC_DEVFUNCNUM_LIST0_BASE_IDX …
#define regRCC_DEV0_1_RCC_DEVFUNCNUM_LIST1 …
#define regRCC_DEV0_1_RCC_DEVFUNCNUM_LIST1_BASE_IDX …
#define regRCC_DEV0_2_RCC_DEV0_LINK_CNTL …
#define regRCC_DEV0_2_RCC_DEV0_LINK_CNTL_BASE_IDX …
#define regRCC_DEV0_2_RCC_CMN_LINK_CNTL …
#define regRCC_DEV0_2_RCC_CMN_LINK_CNTL_BASE_IDX …
#define regRCC_DEV0_2_RCC_EP_REQUESTERID_RESTORE …
#define regRCC_DEV0_2_RCC_EP_REQUESTERID_RESTORE_BASE_IDX …
#define regRCC_DEV0_2_RCC_LTR_LSWITCH_CNTL …
#define regRCC_DEV0_2_RCC_LTR_LSWITCH_CNTL_BASE_IDX …
#define regRCC_DEV0_2_RCC_MH_ARB_CNTL …
#define regRCC_DEV0_2_RCC_MH_ARB_CNTL_BASE_IDX …
#define regBIF_BX1_PCIE_INDEX …
#define regBIF_BX1_PCIE_INDEX_BASE_IDX …
#define regBIF_BX1_PCIE_DATA …
#define regBIF_BX1_PCIE_DATA_BASE_IDX …
#define regBIF_BX1_PCIE_INDEX2 …
#define regBIF_BX1_PCIE_INDEX2_BASE_IDX …
#define regBIF_BX1_PCIE_DATA2 …
#define regBIF_BX1_PCIE_DATA2_BASE_IDX …
#define regBIF_BX1_PCIE_INDEX_HI …
#define regBIF_BX1_PCIE_INDEX_HI_BASE_IDX …
#define regBIF_BX1_PCIE_INDEX2_HI …
#define regBIF_BX1_PCIE_INDEX2_HI_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_0 …
#define regBIF_BX1_SBIOS_SCRATCH_0_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_1 …
#define regBIF_BX1_SBIOS_SCRATCH_1_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_2 …
#define regBIF_BX1_SBIOS_SCRATCH_2_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_3 …
#define regBIF_BX1_SBIOS_SCRATCH_3_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_0 …
#define regBIF_BX1_BIOS_SCRATCH_0_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_1 …
#define regBIF_BX1_BIOS_SCRATCH_1_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_2 …
#define regBIF_BX1_BIOS_SCRATCH_2_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_3 …
#define regBIF_BX1_BIOS_SCRATCH_3_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_4 …
#define regBIF_BX1_BIOS_SCRATCH_4_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_5 …
#define regBIF_BX1_BIOS_SCRATCH_5_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_6 …
#define regBIF_BX1_BIOS_SCRATCH_6_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_7 …
#define regBIF_BX1_BIOS_SCRATCH_7_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_8 …
#define regBIF_BX1_BIOS_SCRATCH_8_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_9 …
#define regBIF_BX1_BIOS_SCRATCH_9_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_10 …
#define regBIF_BX1_BIOS_SCRATCH_10_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_11 …
#define regBIF_BX1_BIOS_SCRATCH_11_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_12 …
#define regBIF_BX1_BIOS_SCRATCH_12_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_13 …
#define regBIF_BX1_BIOS_SCRATCH_13_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_14 …
#define regBIF_BX1_BIOS_SCRATCH_14_BASE_IDX …
#define regBIF_BX1_BIOS_SCRATCH_15 …
#define regBIF_BX1_BIOS_SCRATCH_15_BASE_IDX …
#define regBIF_BX1_BIF_RLC_INTR_CNTL …
#define regBIF_BX1_BIF_RLC_INTR_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_VCE_INTR_CNTL …
#define regBIF_BX1_BIF_VCE_INTR_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_UVD_INTR_CNTL …
#define regBIF_BX1_BIF_UVD_INTR_CNTL_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR0 …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR0_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR0 …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR0_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR1 …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR1_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR1 …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR1_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR2 …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR2_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR2 …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR2_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR3 …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR3_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR3 …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR3_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR4 …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR4_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR4 …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR4_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR5 …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR5_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR5 …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR5_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR6 …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR6_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR6 …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR6_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR7 …
#define regBIF_BX1_GFX_MMIOREG_CAM_ADDR7_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR7 …
#define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR7_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_CNTL …
#define regBIF_BX1_GFX_MMIOREG_CAM_CNTL_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ZERO_CPL …
#define regBIF_BX1_GFX_MMIOREG_CAM_ZERO_CPL_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_ONE_CPL …
#define regBIF_BX1_GFX_MMIOREG_CAM_ONE_CPL_BASE_IDX …
#define regBIF_BX1_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL …
#define regBIF_BX1_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_0 …
#define regBIF_BX1_DRIVER_SCRATCH_0_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_1 …
#define regBIF_BX1_DRIVER_SCRATCH_1_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_2 …
#define regBIF_BX1_DRIVER_SCRATCH_2_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_3 …
#define regBIF_BX1_DRIVER_SCRATCH_3_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_4 …
#define regBIF_BX1_DRIVER_SCRATCH_4_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_5 …
#define regBIF_BX1_DRIVER_SCRATCH_5_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_6 …
#define regBIF_BX1_DRIVER_SCRATCH_6_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_7 …
#define regBIF_BX1_DRIVER_SCRATCH_7_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_8 …
#define regBIF_BX1_DRIVER_SCRATCH_8_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_9 …
#define regBIF_BX1_DRIVER_SCRATCH_9_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_10 …
#define regBIF_BX1_DRIVER_SCRATCH_10_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_11 …
#define regBIF_BX1_DRIVER_SCRATCH_11_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_12 …
#define regBIF_BX1_DRIVER_SCRATCH_12_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_13 …
#define regBIF_BX1_DRIVER_SCRATCH_13_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_14 …
#define regBIF_BX1_DRIVER_SCRATCH_14_BASE_IDX …
#define regBIF_BX1_DRIVER_SCRATCH_15 …
#define regBIF_BX1_DRIVER_SCRATCH_15_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_0 …
#define regBIF_BX1_FW_SCRATCH_0_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_1 …
#define regBIF_BX1_FW_SCRATCH_1_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_2 …
#define regBIF_BX1_FW_SCRATCH_2_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_3 …
#define regBIF_BX1_FW_SCRATCH_3_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_4 …
#define regBIF_BX1_FW_SCRATCH_4_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_5 …
#define regBIF_BX1_FW_SCRATCH_5_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_6 …
#define regBIF_BX1_FW_SCRATCH_6_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_7 …
#define regBIF_BX1_FW_SCRATCH_7_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_8 …
#define regBIF_BX1_FW_SCRATCH_8_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_9 …
#define regBIF_BX1_FW_SCRATCH_9_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_10 …
#define regBIF_BX1_FW_SCRATCH_10_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_11 …
#define regBIF_BX1_FW_SCRATCH_11_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_12 …
#define regBIF_BX1_FW_SCRATCH_12_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_13 …
#define regBIF_BX1_FW_SCRATCH_13_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_14 …
#define regBIF_BX1_FW_SCRATCH_14_BASE_IDX …
#define regBIF_BX1_FW_SCRATCH_15 …
#define regBIF_BX1_FW_SCRATCH_15_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_4 …
#define regBIF_BX1_SBIOS_SCRATCH_4_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_5 …
#define regBIF_BX1_SBIOS_SCRATCH_5_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_6 …
#define regBIF_BX1_SBIOS_SCRATCH_6_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_7 …
#define regBIF_BX1_SBIOS_SCRATCH_7_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_8 …
#define regBIF_BX1_SBIOS_SCRATCH_8_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_9 …
#define regBIF_BX1_SBIOS_SCRATCH_9_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_10 …
#define regBIF_BX1_SBIOS_SCRATCH_10_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_11 …
#define regBIF_BX1_SBIOS_SCRATCH_11_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_12 …
#define regBIF_BX1_SBIOS_SCRATCH_12_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_13 …
#define regBIF_BX1_SBIOS_SCRATCH_13_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_14 …
#define regBIF_BX1_SBIOS_SCRATCH_14_BASE_IDX …
#define regBIF_BX1_SBIOS_SCRATCH_15 …
#define regBIF_BX1_SBIOS_SCRATCH_15_BASE_IDX …
#define regBIF_BX_PF1_MM_INDEX …
#define regBIF_BX_PF1_MM_INDEX_BASE_IDX …
#define regBIF_BX_PF1_MM_DATA …
#define regBIF_BX_PF1_MM_DATA_BASE_IDX …
#define regBIF_BX_PF1_MM_INDEX_HI …
#define regBIF_BX_PF1_MM_INDEX_HI_BASE_IDX …
#define regBIF_BX1_CC_BIF_BX_STRAP0 …
#define regBIF_BX1_CC_BIF_BX_STRAP0_BASE_IDX …
#define regBIF_BX1_CC_BIF_BX_PINSTRAP0 …
#define regBIF_BX1_CC_BIF_BX_PINSTRAP0_BASE_IDX …
#define regBIF_BX1_BIF_MM_INDACCESS_CNTL …
#define regBIF_BX1_BIF_MM_INDACCESS_CNTL_BASE_IDX …
#define regBIF_BX1_BUS_CNTL …
#define regBIF_BX1_BUS_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_SCRATCH0 …
#define regBIF_BX1_BIF_SCRATCH0_BASE_IDX …
#define regBIF_BX1_BIF_SCRATCH1 …
#define regBIF_BX1_BIF_SCRATCH1_BASE_IDX …
#define regBIF_BX1_BX_RESET_EN …
#define regBIF_BX1_BX_RESET_EN_BASE_IDX …
#define regBIF_BX1_MM_CFGREGS_CNTL …
#define regBIF_BX1_MM_CFGREGS_CNTL_BASE_IDX …
#define regBIF_BX1_BX_RESET_CNTL …
#define regBIF_BX1_BX_RESET_CNTL_BASE_IDX …
#define regBIF_BX1_INTERRUPT_CNTL …
#define regBIF_BX1_INTERRUPT_CNTL_BASE_IDX …
#define regBIF_BX1_INTERRUPT_CNTL2 …
#define regBIF_BX1_INTERRUPT_CNTL2_BASE_IDX …
#define regBIF_BX1_CLKREQB_PAD_CNTL …
#define regBIF_BX1_CLKREQB_PAD_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_FEATURES_CONTROL_MISC …
#define regBIF_BX1_BIF_FEATURES_CONTROL_MISC_BASE_IDX …
#define regBIF_BX1_HDP_ATOMIC_CONTROL_MISC …
#define regBIF_BX1_HDP_ATOMIC_CONTROL_MISC_BASE_IDX …
#define regBIF_BX1_BIF_DOORBELL_CNTL …
#define regBIF_BX1_BIF_DOORBELL_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_DOORBELL_INT_CNTL …
#define regBIF_BX1_BIF_DOORBELL_INT_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_FB_EN …
#define regBIF_BX1_BIF_FB_EN_BASE_IDX …
#define regBIF_BX1_BIF_INTR_CNTL …
#define regBIF_BX1_BIF_INTR_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_MST_TRANS_PENDING_VF …
#define regBIF_BX1_BIF_MST_TRANS_PENDING_VF_BASE_IDX …
#define regBIF_BX1_BIF_SLV_TRANS_PENDING_VF …
#define regBIF_BX1_BIF_SLV_TRANS_PENDING_VF_BASE_IDX …
#define regBIF_BX1_BACO_CNTL …
#define regBIF_BX1_BACO_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_BACO_EXIT_TIME0 …
#define regBIF_BX1_BIF_BACO_EXIT_TIME0_BASE_IDX …
#define regBIF_BX1_BIF_BACO_EXIT_TIMER1 …
#define regBIF_BX1_BIF_BACO_EXIT_TIMER1_BASE_IDX …
#define regBIF_BX1_BIF_BACO_EXIT_TIMER2 …
#define regBIF_BX1_BIF_BACO_EXIT_TIMER2_BASE_IDX …
#define regBIF_BX1_BIF_BACO_EXIT_TIMER3 …
#define regBIF_BX1_BIF_BACO_EXIT_TIMER3_BASE_IDX …
#define regBIF_BX1_BIF_BACO_EXIT_TIMER4 …
#define regBIF_BX1_BIF_BACO_EXIT_TIMER4_BASE_IDX …
#define regBIF_BX1_MEM_TYPE_CNTL …
#define regBIF_BX1_MEM_TYPE_CNTL_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_CNTL …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_CNTL_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_0 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_0_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_1 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_1_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_2 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_2_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_3 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_3_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_4 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_4_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_5 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_5_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_6 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_6_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_7 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_7_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_8 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_8_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_9 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_9_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_10 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_10_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_11 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_11_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_12 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_12_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_13 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_13_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_14 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_14_BASE_IDX …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_15 …
#define regBIF_BX1_NBIF_GFX_ADDR_LUT_15_BASE_IDX …
#define regBIF_BX1_VF_REGWR_EN …
#define regBIF_BX1_VF_REGWR_EN_BASE_IDX …
#define regBIF_BX1_VF_DOORBELL_EN …
#define regBIF_BX1_VF_DOORBELL_EN_BASE_IDX …
#define regBIF_BX1_VF_FB_EN …
#define regBIF_BX1_VF_FB_EN_BASE_IDX …
#define regBIF_BX1_VF_REGWR_STATUS …
#define regBIF_BX1_VF_REGWR_STATUS_BASE_IDX …
#define regBIF_BX1_VF_DOORBELL_STATUS …
#define regBIF_BX1_VF_DOORBELL_STATUS_BASE_IDX …
#define regBIF_BX1_VF_FB_STATUS …
#define regBIF_BX1_VF_FB_STATUS_BASE_IDX …
#define regBIF_BX1_REMAP_HDP_MEM_FLUSH_CNTL …
#define regBIF_BX1_REMAP_HDP_MEM_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX1_REMAP_HDP_REG_FLUSH_CNTL …
#define regBIF_BX1_REMAP_HDP_REG_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_RB_CNTL …
#define regBIF_BX1_BIF_RB_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_RB_BASE …
#define regBIF_BX1_BIF_RB_BASE_BASE_IDX …
#define regBIF_BX1_BIF_RB_RPTR …
#define regBIF_BX1_BIF_RB_RPTR_BASE_IDX …
#define regBIF_BX1_BIF_RB_WPTR …
#define regBIF_BX1_BIF_RB_WPTR_BASE_IDX …
#define regBIF_BX1_BIF_RB_WPTR_ADDR_HI …
#define regBIF_BX1_BIF_RB_WPTR_ADDR_HI_BASE_IDX …
#define regBIF_BX1_BIF_RB_WPTR_ADDR_LO …
#define regBIF_BX1_BIF_RB_WPTR_ADDR_LO_BASE_IDX …
#define regBIF_BX1_MAILBOX_INDEX …
#define regBIF_BX1_MAILBOX_INDEX_BASE_IDX …
#define regBIF_BX1_BIF_MP1_INTR_CTRL …
#define regBIF_BX1_BIF_MP1_INTR_CTRL_BASE_IDX …
#define regBIF_BX1_BIF_PERSTB_PAD_CNTL …
#define regBIF_BX1_BIF_PERSTB_PAD_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_PX_EN_PAD_CNTL …
#define regBIF_BX1_BIF_PX_EN_PAD_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_REFPADKIN_PAD_CNTL …
#define regBIF_BX1_BIF_REFPADKIN_PAD_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_CLKREQB_PAD_CNTL …
#define regBIF_BX1_BIF_CLKREQB_PAD_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_PWRBRK_PAD_CNTL …
#define regBIF_BX1_BIF_PWRBRK_PAD_CNTL_BASE_IDX …
#define regBIF_BX1_BIF_VCN0_GPUIOV_CFG_SIZE …
#define regBIF_BX1_BIF_VCN0_GPUIOV_CFG_SIZE_BASE_IDX …
#define regBIF_BX1_BIF_VCN1_GPUIOV_CFG_SIZE …
#define regBIF_BX1_BIF_VCN1_GPUIOV_CFG_SIZE_BASE_IDX …
#define regBIF_BX_PF1_BIF_BME_STATUS …
#define regBIF_BX_PF1_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_PF1_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_PF1_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_PF1_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_PF1_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_PF1_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_PF1_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_PF1_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_PF1_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_PF1_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_PF1_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_PF1_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_PF1_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_PF1_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_PF1_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_PF1_BIF_TRANS_PENDING …
#define regBIF_BX_PF1_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_PF1_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_PF1_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_CONTROL …
#define regBIF_BX_PF1_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_PF1_MAILBOX_INT_CNTL …
#define regBIF_BX_PF1_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_PF1_BIF_VMHV_MAILBOX …
#define regBIF_BX_PF1_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_PF1_PARTITION_COMPUTE_CAP …
#define regBIF_BX_PF1_PARTITION_COMPUTE_CAP_BASE_IDX …
#define regBIF_BX_PF1_PARTITION_MEM_CAP …
#define regBIF_BX_PF1_PARTITION_MEM_CAP_BASE_IDX …
#define regBIF_BX_PF1_PARTITION_COMPUTE_STATUS …
#define regBIF_BX_PF1_PARTITION_COMPUTE_STATUS_BASE_IDX …
#define regBIF_BX_PF1_PARTITION_MEM_STATUS …
#define regBIF_BX_PF1_PARTITION_MEM_STATUS_BASE_IDX …
#define regRCC_STRAP2_RCC_BIF_STRAP0 …
#define regRCC_STRAP2_RCC_BIF_STRAP0_BASE_IDX …
#define regRCC_STRAP2_RCC_BIF_STRAP1 …
#define regRCC_STRAP2_RCC_BIF_STRAP1_BASE_IDX …
#define regRCC_STRAP2_RCC_BIF_STRAP2 …
#define regRCC_STRAP2_RCC_BIF_STRAP2_BASE_IDX …
#define regRCC_STRAP2_RCC_BIF_STRAP3 …
#define regRCC_STRAP2_RCC_BIF_STRAP3_BASE_IDX …
#define regRCC_STRAP2_RCC_BIF_STRAP4 …
#define regRCC_STRAP2_RCC_BIF_STRAP4_BASE_IDX …
#define regRCC_STRAP2_RCC_BIF_STRAP5 …
#define regRCC_STRAP2_RCC_BIF_STRAP5_BASE_IDX …
#define regRCC_STRAP2_RCC_BIF_STRAP6 …
#define regRCC_STRAP2_RCC_BIF_STRAP6_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP0 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP0_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP1 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP1_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP10 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP10_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP11 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP11_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP12 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP12_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP13 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP13_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP14 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP14_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP2 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP2_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP3 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP3_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP4 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP4_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP5 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP5_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP6 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP6_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP7 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP7_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP8 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP8_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP9 …
#define regRCC_STRAP2_RCC_DEV0_PORT_STRAP9_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP0 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP0_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP1 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP1_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP13 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP13_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP14 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP14_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP15 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP15_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP16 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP16_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP17 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP17_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP18 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP18_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP2 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP2_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP26 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP26_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP3 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP3_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP4 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP4_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP5 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP5_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP8 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP8_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP9 …
#define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP9_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP0 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP0_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP2 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP2_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP20 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP20_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP21 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP21_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP22 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP22_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP23 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP23_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP24 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP24_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP25 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP25_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP3 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP3_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP4 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP4_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP5 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP5_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP6 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP6_BASE_IDX …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP7 …
#define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP7_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_0_CTRL …
#define regS2A_DOORBELL_ENTRY_0_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_1_CTRL …
#define regS2A_DOORBELL_ENTRY_1_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_2_CTRL …
#define regS2A_DOORBELL_ENTRY_2_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_3_CTRL …
#define regS2A_DOORBELL_ENTRY_3_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_4_CTRL …
#define regS2A_DOORBELL_ENTRY_4_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_5_CTRL …
#define regS2A_DOORBELL_ENTRY_5_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_6_CTRL …
#define regS2A_DOORBELL_ENTRY_6_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_7_CTRL …
#define regS2A_DOORBELL_ENTRY_7_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_8_CTRL …
#define regS2A_DOORBELL_ENTRY_8_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_9_CTRL …
#define regS2A_DOORBELL_ENTRY_9_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_10_CTRL …
#define regS2A_DOORBELL_ENTRY_10_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_11_CTRL …
#define regS2A_DOORBELL_ENTRY_11_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_12_CTRL …
#define regS2A_DOORBELL_ENTRY_12_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_13_CTRL …
#define regS2A_DOORBELL_ENTRY_13_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_14_CTRL …
#define regS2A_DOORBELL_ENTRY_14_CTRL_BASE_IDX …
#define regS2A_DOORBELL_ENTRY_15_CTRL …
#define regS2A_DOORBELL_ENTRY_15_CTRL_BASE_IDX …
#define regS2A_DOORBELL_COMMON_CTRL_REG …
#define regS2A_DOORBELL_COMMON_CTRL_REG_BASE_IDX …
#define regGDC1_A2S_CNTL_CL0 …
#define regGDC1_A2S_CNTL_CL0_BASE_IDX …
#define regGDC1_A2S_CNTL_CL1 …
#define regGDC1_A2S_CNTL_CL1_BASE_IDX …
#define regGDC1_A2S_CNTL3_CL0 …
#define regGDC1_A2S_CNTL3_CL0_BASE_IDX …
#define regGDC1_A2S_CNTL3_CL1 …
#define regGDC1_A2S_CNTL3_CL1_BASE_IDX …
#define regGDC1_A2S_CNTL_SW0 …
#define regGDC1_A2S_CNTL_SW0_BASE_IDX …
#define regGDC1_A2S_CNTL_SW1 …
#define regGDC1_A2S_CNTL_SW1_BASE_IDX …
#define regGDC1_A2S_CNTL_SW2 …
#define regGDC1_A2S_CNTL_SW2_BASE_IDX …
#define regGDC1_A2S_TAG_ALLOC_0 …
#define regGDC1_A2S_TAG_ALLOC_0_BASE_IDX …
#define regGDC1_A2S_TAG_ALLOC_1 …
#define regGDC1_A2S_TAG_ALLOC_1_BASE_IDX …
#define regGDC1_A2S_MISC_CNTL …
#define regGDC1_A2S_MISC_CNTL_BASE_IDX …
#define regGDC1_SHUB_REGS_IF_CTL …
#define regGDC1_SHUB_REGS_IF_CTL_BASE_IDX …
#define regGDC1_NGDC_MGCG_CTRL …
#define regGDC1_NGDC_MGCG_CTRL_BASE_IDX …
#define regGDC1_NGDC_RESERVED_0 …
#define regGDC1_NGDC_RESERVED_0_BASE_IDX …
#define regGDC1_NGDC_RESERVED_1 …
#define regGDC1_NGDC_RESERVED_1_BASE_IDX …
#define regGDC1_NBIF_GFX_DOORBELL_STATUS …
#define regGDC1_NBIF_GFX_DOORBELL_STATUS_BASE_IDX …
#define regGDC1_ATDMA_MISC_CNTL …
#define regGDC1_ATDMA_MISC_CNTL_BASE_IDX …
#define regGDC1_S2A_MISC_CNTL …
#define regGDC1_S2A_MISC_CNTL_BASE_IDX …
#define regGDC1_NGDC_EARLY_WAKEUP_CTRL …
#define regGDC1_NGDC_EARLY_WAKEUP_CTRL_BASE_IDX …
#define regGDC1_NGDC_PG_MISC_CTRL …
#define regGDC1_NGDC_PG_MISC_CTRL_BASE_IDX …
#define regGDC1_NGDC_PGMST_CTRL …
#define regGDC1_NGDC_PGMST_CTRL_BASE_IDX …
#define regGDC1_NGDC_PGSLV_CTRL …
#define regGDC1_NGDC_PGSLV_CTRL_BASE_IDX …
#define regXCC_DOORBELL_FENCE …
#define regXCC_DOORBELL_FENCE_BASE_IDX …
#define regSHUB_PF_FLR_RST …
#define regSHUB_PF_FLR_RST_BASE_IDX …
#define regSHUB_GFX_DRV_VPU_RST …
#define regSHUB_GFX_DRV_VPU_RST_BASE_IDX …
#define regSHUB_LINK_RESET …
#define regSHUB_LINK_RESET_BASE_IDX …
#define regSHUB_HARD_RST_CTRL …
#define regSHUB_HARD_RST_CTRL_BASE_IDX …
#define regSHUB_SOFT_RST_CTRL …
#define regSHUB_SOFT_RST_CTRL_BASE_IDX …
#define regSHUB_SDP_PORT_RST …
#define regSHUB_SDP_PORT_RST_BASE_IDX …
#define regSHUB_RST_MISC_TRL …
#define regSHUB_RST_MISC_TRL_BASE_IDX …
#define regHST_CLK0_SW0_CL0_CNTL …
#define regHST_CLK0_SW0_CL0_CNTL_BASE_IDX …
#define regHST_CLK0_SW1_CL0_CNTL …
#define regHST_CLK0_SW1_CL0_CNTL_BASE_IDX …
#define regHST_CLK0_SW1_CL1_CNTL …
#define regHST_CLK0_SW1_CL1_CNTL_BASE_IDX …
#define regHST_CLK0_SW1_CL2_CNTL …
#define regHST_CLK0_SW1_CL2_CNTL_BASE_IDX …
#define regDMA_CLK0_SW0_CL0_CNTL …
#define regDMA_CLK0_SW0_CL0_CNTL_BASE_IDX …
#define regDMA_CLK0_SW0_CL1_CNTL …
#define regDMA_CLK0_SW0_CL1_CNTL_BASE_IDX …
#define regNIC400_1_ASIB_0_FN_MOD …
#define regNIC400_1_ASIB_0_FN_MOD_BASE_IDX …
#define regNIC400_1_IB_0_FN_MOD …
#define regNIC400_1_IB_0_FN_MOD_BASE_IDX …
#define regNIC400_2_ASIB_0_FN_MOD …
#define regNIC400_2_ASIB_0_FN_MOD_BASE_IDX …
#define regNIC400_2_ASIB_0_QOS_CNTL …
#define regNIC400_2_ASIB_0_QOS_CNTL_BASE_IDX …
#define regNIC400_2_ASIB_0_MAX_OT …
#define regNIC400_2_ASIB_0_MAX_OT_BASE_IDX …
#define regNIC400_2_ASIB_0_MAX_COMB_OT …
#define regNIC400_2_ASIB_0_MAX_COMB_OT_BASE_IDX …
#define regNIC400_2_ASIB_0_AW_P …
#define regNIC400_2_ASIB_0_AW_P_BASE_IDX …
#define regNIC400_2_ASIB_0_AW_B …
#define regNIC400_2_ASIB_0_AW_B_BASE_IDX …
#define regNIC400_2_ASIB_0_AW_R …
#define regNIC400_2_ASIB_0_AW_R_BASE_IDX …
#define regNIC400_2_ASIB_0_AR_P …
#define regNIC400_2_ASIB_0_AR_P_BASE_IDX …
#define regNIC400_2_ASIB_0_AR_B …
#define regNIC400_2_ASIB_0_AR_B_BASE_IDX …
#define regNIC400_2_ASIB_0_AR_R …
#define regNIC400_2_ASIB_0_AR_R_BASE_IDX …
#define regNIC400_2_ASIB_0_TARGET_FC …
#define regNIC400_2_ASIB_0_TARGET_FC_BASE_IDX …
#define regNIC400_2_ASIB_0_KI_FC …
#define regNIC400_2_ASIB_0_KI_FC_BASE_IDX …
#define regNIC400_2_ASIB_0_QOS_RANGE …
#define regNIC400_2_ASIB_0_QOS_RANGE_BASE_IDX …
#define regNIC400_2_ASIB_1_FN_MOD …
#define regNIC400_2_ASIB_1_FN_MOD_BASE_IDX …
#define regNIC400_2_ASIB_1_QOS_CNTL …
#define regNIC400_2_ASIB_1_QOS_CNTL_BASE_IDX …
#define regNIC400_2_ASIB_1_MAX_OT …
#define regNIC400_2_ASIB_1_MAX_OT_BASE_IDX …
#define regNIC400_2_ASIB_1_MAX_COMB_OT …
#define regNIC400_2_ASIB_1_MAX_COMB_OT_BASE_IDX …
#define regNIC400_2_ASIB_1_AW_P …
#define regNIC400_2_ASIB_1_AW_P_BASE_IDX …
#define regNIC400_2_ASIB_1_AW_B …
#define regNIC400_2_ASIB_1_AW_B_BASE_IDX …
#define regNIC400_2_ASIB_1_AW_R …
#define regNIC400_2_ASIB_1_AW_R_BASE_IDX …
#define regNIC400_2_ASIB_1_AR_P …
#define regNIC400_2_ASIB_1_AR_P_BASE_IDX …
#define regNIC400_2_ASIB_1_AR_B …
#define regNIC400_2_ASIB_1_AR_B_BASE_IDX …
#define regNIC400_2_ASIB_1_AR_R …
#define regNIC400_2_ASIB_1_AR_R_BASE_IDX …
#define regNIC400_2_ASIB_1_TARGET_FC …
#define regNIC400_2_ASIB_1_TARGET_FC_BASE_IDX …
#define regNIC400_2_ASIB_1_KI_FC …
#define regNIC400_2_ASIB_1_KI_FC_BASE_IDX …
#define regNIC400_2_ASIB_1_QOS_RANGE …
#define regNIC400_2_ASIB_1_QOS_RANGE_BASE_IDX …
#define regNIC400_2_IB_0_FN_MOD …
#define regNIC400_2_IB_0_FN_MOD_BASE_IDX …
#define regNB_NBCFG0_NBCFG_SCRATCH_4 …
#define regNB_NBCFG0_NBCFG_SCRATCH_4_BASE_IDX …
#define regNB_CNTL …
#define regNB_CNTL_BASE_IDX …
#define regNB_SPARE1 …
#define regNB_SPARE1_BASE_IDX …
#define regNB_SPARE2 …
#define regNB_SPARE2_BASE_IDX …
#define regNB_REVID …
#define regNB_REVID_BASE_IDX …
#define regNBIO_LCLK_DS_MASK …
#define regNBIO_LCLK_DS_MASK_BASE_IDX …
#define regNB_BUS_NUM_CNTL …
#define regNB_BUS_NUM_CNTL_BASE_IDX …
#define regNB_MMIOBASE …
#define regNB_MMIOBASE_BASE_IDX …
#define regNB_MMIOLIMIT …
#define regNB_MMIOLIMIT_BASE_IDX …
#define regNB_LOWER_TOP_OF_DRAM2 …
#define regNB_LOWER_TOP_OF_DRAM2_BASE_IDX …
#define regNB_UPPER_TOP_OF_DRAM2 …
#define regNB_UPPER_TOP_OF_DRAM2_BASE_IDX …
#define regNB_LOWER_DRAM2_BASE …
#define regNB_LOWER_DRAM2_BASE_BASE_IDX …
#define regNB_UPPER_DRAM2_BASE …
#define regNB_UPPER_DRAM2_BASE_BASE_IDX …
#define regSB_LOCATION …
#define regSB_LOCATION_BASE_IDX …
#define regSW_US_LOCATION …
#define regSW_US_LOCATION_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr0 …
#define regNB_PROG_DEVICE_REMAP_PBr0_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr1 …
#define regNB_PROG_DEVICE_REMAP_PBr1_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr2 …
#define regNB_PROG_DEVICE_REMAP_PBr2_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr3 …
#define regNB_PROG_DEVICE_REMAP_PBr3_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr4 …
#define regNB_PROG_DEVICE_REMAP_PBr4_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr5 …
#define regNB_PROG_DEVICE_REMAP_PBr5_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr6 …
#define regNB_PROG_DEVICE_REMAP_PBr6_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr7 …
#define regNB_PROG_DEVICE_REMAP_PBr7_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr8 …
#define regNB_PROG_DEVICE_REMAP_PBr8_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr10 …
#define regNB_PROG_DEVICE_REMAP_PBr10_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr11 …
#define regNB_PROG_DEVICE_REMAP_PBr11_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr12 …
#define regNB_PROG_DEVICE_REMAP_PBr12_BASE_IDX …
#define regNB_PROG_DEVICE_REMAP_PBr13 …
#define regNB_PROG_DEVICE_REMAP_PBr13_BASE_IDX …
#define regSW_NMI_CNTL …
#define regSW_NMI_CNTL_BASE_IDX …
#define regSW_SMI_CNTL …
#define regSW_SMI_CNTL_BASE_IDX …
#define regSW_SCI_CNTL …
#define regSW_SCI_CNTL_BASE_IDX …
#define regAPML_SW_STATUS …
#define regAPML_SW_STATUS_BASE_IDX …
#define regSW_GIC_SPI_CNTL …
#define regSW_GIC_SPI_CNTL_BASE_IDX …
#define regSW_SYNCFLOOD_CNTL …
#define regSW_SYNCFLOOD_CNTL_BASE_IDX …
#define regNB_TOP_OF_DRAM3 …
#define regNB_TOP_OF_DRAM3_BASE_IDX …
#define regCAM_CONTROL …
#define regCAM_CONTROL_BASE_IDX …
#define regCAM_TARGET_INDEX_ADDR_BOTTOM …
#define regCAM_TARGET_INDEX_ADDR_BOTTOM_BASE_IDX …
#define regCAM_TARGET_INDEX_ADDR_TOP …
#define regCAM_TARGET_INDEX_ADDR_TOP_BASE_IDX …
#define regCAM_TARGET_INDEX_DATA …
#define regCAM_TARGET_INDEX_DATA_BASE_IDX …
#define regCAM_TARGET_INDEX_DATA_MASK …
#define regCAM_TARGET_INDEX_DATA_MASK_BASE_IDX …
#define regCAM_TARGET_DATA_ADDR_BOTTOM …
#define regCAM_TARGET_DATA_ADDR_BOTTOM_BASE_IDX …
#define regCAM_TARGET_DATA_ADDR_TOP …
#define regCAM_TARGET_DATA_ADDR_TOP_BASE_IDX …
#define regCAM_TARGET_DATA …
#define regCAM_TARGET_DATA_BASE_IDX …
#define regCAM_TARGET_DATA_MASK …
#define regCAM_TARGET_DATA_MASK_BASE_IDX …
#define regP_DMA_DROPPED_LOG_LOWER …
#define regP_DMA_DROPPED_LOG_LOWER_BASE_IDX …
#define regP_DMA_DROPPED_LOG_UPPER …
#define regP_DMA_DROPPED_LOG_UPPER_BASE_IDX …
#define regNP_DMA_DROPPED_LOG_LOWER …
#define regNP_DMA_DROPPED_LOG_LOWER_BASE_IDX …
#define regNP_DMA_DROPPED_LOG_UPPER …
#define regNP_DMA_DROPPED_LOG_UPPER_BASE_IDX …
#define regPCIE_VDM_NODE0_CTRL4 …
#define regPCIE_VDM_NODE0_CTRL4_BASE_IDX …
#define regPCIE_VDM_CNTL2 …
#define regPCIE_VDM_CNTL2_BASE_IDX …
#define regPCIE_VDM_CNTL3 …
#define regPCIE_VDM_CNTL3_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT0_0 …
#define regSTALL_CONTROL_XBARPORT0_0_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT0_1 …
#define regSTALL_CONTROL_XBARPORT0_1_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT1_0 …
#define regSTALL_CONTROL_XBARPORT1_0_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT1_1 …
#define regSTALL_CONTROL_XBARPORT1_1_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT2_0 …
#define regSTALL_CONTROL_XBARPORT2_0_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT2_1 …
#define regSTALL_CONTROL_XBARPORT2_1_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT3_0 …
#define regSTALL_CONTROL_XBARPORT3_0_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT3_1 …
#define regSTALL_CONTROL_XBARPORT3_1_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT4_0 …
#define regSTALL_CONTROL_XBARPORT4_0_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT4_1 …
#define regSTALL_CONTROL_XBARPORT4_1_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT5_0 …
#define regSTALL_CONTROL_XBARPORT5_0_BASE_IDX …
#define regSTALL_CONTROL_XBARPORT5_1 …
#define regSTALL_CONTROL_XBARPORT5_1_BASE_IDX …
#define regNB_DRAM3_BASE …
#define regNB_DRAM3_BASE_BASE_IDX …
#define regPSP_BASE_ADDR_LO …
#define regPSP_BASE_ADDR_LO_BASE_IDX …
#define regPSP_BASE_ADDR_HI …
#define regPSP_BASE_ADDR_HI_BASE_IDX …
#define regSMU_BASE_ADDR_LO …
#define regSMU_BASE_ADDR_LO_BASE_IDX …
#define regSMU_BASE_ADDR_HI …
#define regSMU_BASE_ADDR_HI_BASE_IDX …
#define regSCRATCH_4 …
#define regSCRATCH_4_BASE_IDX …
#define regSCRATCH_5 …
#define regSCRATCH_5_BASE_IDX …
#define regSMU_BLOCK_CPU …
#define regSMU_BLOCK_CPU_BASE_IDX …
#define regSMU_BLOCK_CPU_STATUS …
#define regSMU_BLOCK_CPU_STATUS_BASE_IDX …
#define regTRAP_STATUS …
#define regTRAP_STATUS_BASE_IDX …
#define regTRAP_REQUEST0 …
#define regTRAP_REQUEST0_BASE_IDX …
#define regTRAP_REQUEST1 …
#define regTRAP_REQUEST1_BASE_IDX …
#define regTRAP_REQUEST2 …
#define regTRAP_REQUEST2_BASE_IDX …
#define regTRAP_REQUEST3 …
#define regTRAP_REQUEST3_BASE_IDX …
#define regTRAP_REQUEST4 …
#define regTRAP_REQUEST4_BASE_IDX …
#define regTRAP_REQUEST5 …
#define regTRAP_REQUEST5_BASE_IDX …
#define regTRAP_REQUEST_DATASTRB0 …
#define regTRAP_REQUEST_DATASTRB0_BASE_IDX …
#define regTRAP_REQUEST_DATASTRB1 …
#define regTRAP_REQUEST_DATASTRB1_BASE_IDX …
#define regTRAP_REQUEST_DATA0 …
#define regTRAP_REQUEST_DATA0_BASE_IDX …
#define regTRAP_REQUEST_DATA1 …
#define regTRAP_REQUEST_DATA1_BASE_IDX …
#define regTRAP_REQUEST_DATA2 …
#define regTRAP_REQUEST_DATA2_BASE_IDX …
#define regTRAP_REQUEST_DATA3 …
#define regTRAP_REQUEST_DATA3_BASE_IDX …
#define regTRAP_REQUEST_DATA4 …
#define regTRAP_REQUEST_DATA4_BASE_IDX …
#define regTRAP_REQUEST_DATA5 …
#define regTRAP_REQUEST_DATA5_BASE_IDX …
#define regTRAP_REQUEST_DATA6 …
#define regTRAP_REQUEST_DATA6_BASE_IDX …
#define regTRAP_REQUEST_DATA7 …
#define regTRAP_REQUEST_DATA7_BASE_IDX …
#define regTRAP_REQUEST_DATA8 …
#define regTRAP_REQUEST_DATA8_BASE_IDX …
#define regTRAP_REQUEST_DATA9 …
#define regTRAP_REQUEST_DATA9_BASE_IDX …
#define regTRAP_REQUEST_DATA10 …
#define regTRAP_REQUEST_DATA10_BASE_IDX …
#define regTRAP_REQUEST_DATA11 …
#define regTRAP_REQUEST_DATA11_BASE_IDX …
#define regTRAP_REQUEST_DATA12 …
#define regTRAP_REQUEST_DATA12_BASE_IDX …
#define regTRAP_REQUEST_DATA13 …
#define regTRAP_REQUEST_DATA13_BASE_IDX …
#define regTRAP_REQUEST_DATA14 …
#define regTRAP_REQUEST_DATA14_BASE_IDX …
#define regTRAP_REQUEST_DATA15 …
#define regTRAP_REQUEST_DATA15_BASE_IDX …
#define regTRAP_RESPONSE_CONTROL …
#define regTRAP_RESPONSE_CONTROL_BASE_IDX …
#define regTRAP_RESPONSE0 …
#define regTRAP_RESPONSE0_BASE_IDX …
#define regTRAP_RESPONSE_DATA0 …
#define regTRAP_RESPONSE_DATA0_BASE_IDX …
#define regTRAP_RESPONSE_DATA1 …
#define regTRAP_RESPONSE_DATA1_BASE_IDX …
#define regTRAP_RESPONSE_DATA2 …
#define regTRAP_RESPONSE_DATA2_BASE_IDX …
#define regTRAP_RESPONSE_DATA3 …
#define regTRAP_RESPONSE_DATA3_BASE_IDX …
#define regTRAP_RESPONSE_DATA4 …
#define regTRAP_RESPONSE_DATA4_BASE_IDX …
#define regTRAP_RESPONSE_DATA5 …
#define regTRAP_RESPONSE_DATA5_BASE_IDX …
#define regTRAP_RESPONSE_DATA6 …
#define regTRAP_RESPONSE_DATA6_BASE_IDX …
#define regTRAP_RESPONSE_DATA7 …
#define regTRAP_RESPONSE_DATA7_BASE_IDX …
#define regTRAP_RESPONSE_DATA8 …
#define regTRAP_RESPONSE_DATA8_BASE_IDX …
#define regTRAP_RESPONSE_DATA9 …
#define regTRAP_RESPONSE_DATA9_BASE_IDX …
#define regTRAP_RESPONSE_DATA10 …
#define regTRAP_RESPONSE_DATA10_BASE_IDX …
#define regTRAP_RESPONSE_DATA11 …
#define regTRAP_RESPONSE_DATA11_BASE_IDX …
#define regTRAP_RESPONSE_DATA12 …
#define regTRAP_RESPONSE_DATA12_BASE_IDX …
#define regTRAP_RESPONSE_DATA13 …
#define regTRAP_RESPONSE_DATA13_BASE_IDX …
#define regTRAP_RESPONSE_DATA14 …
#define regTRAP_RESPONSE_DATA14_BASE_IDX …
#define regTRAP_RESPONSE_DATA15 …
#define regTRAP_RESPONSE_DATA15_BASE_IDX …
#define regTRAP0_CONTROL0 …
#define regTRAP0_CONTROL0_BASE_IDX …
#define regTRAP0_ADDRESS_LO …
#define regTRAP0_ADDRESS_LO_BASE_IDX …
#define regTRAP0_ADDRESS_HI …
#define regTRAP0_ADDRESS_HI_BASE_IDX …
#define regTRAP0_COMMAND …
#define regTRAP0_COMMAND_BASE_IDX …
#define regTRAP0_ADDRESS_LO_MASK …
#define regTRAP0_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP0_ADDRESS_HI_MASK …
#define regTRAP0_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP0_COMMAND_MASK …
#define regTRAP0_COMMAND_MASK_BASE_IDX …
#define regTRAP1_CONTROL0 …
#define regTRAP1_CONTROL0_BASE_IDX …
#define regTRAP1_ADDRESS_LO …
#define regTRAP1_ADDRESS_LO_BASE_IDX …
#define regTRAP1_ADDRESS_HI …
#define regTRAP1_ADDRESS_HI_BASE_IDX …
#define regTRAP1_COMMAND …
#define regTRAP1_COMMAND_BASE_IDX …
#define regTRAP1_ADDRESS_LO_MASK …
#define regTRAP1_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP1_ADDRESS_HI_MASK …
#define regTRAP1_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP1_COMMAND_MASK …
#define regTRAP1_COMMAND_MASK_BASE_IDX …
#define regTRAP2_CONTROL0 …
#define regTRAP2_CONTROL0_BASE_IDX …
#define regTRAP2_ADDRESS_LO …
#define regTRAP2_ADDRESS_LO_BASE_IDX …
#define regTRAP2_ADDRESS_HI …
#define regTRAP2_ADDRESS_HI_BASE_IDX …
#define regTRAP2_COMMAND …
#define regTRAP2_COMMAND_BASE_IDX …
#define regTRAP2_ADDRESS_LO_MASK …
#define regTRAP2_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP2_ADDRESS_HI_MASK …
#define regTRAP2_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP2_COMMAND_MASK …
#define regTRAP2_COMMAND_MASK_BASE_IDX …
#define regTRAP3_CONTROL0 …
#define regTRAP3_CONTROL0_BASE_IDX …
#define regTRAP3_ADDRESS_LO …
#define regTRAP3_ADDRESS_LO_BASE_IDX …
#define regTRAP3_ADDRESS_HI …
#define regTRAP3_ADDRESS_HI_BASE_IDX …
#define regTRAP3_COMMAND …
#define regTRAP3_COMMAND_BASE_IDX …
#define regTRAP3_ADDRESS_LO_MASK …
#define regTRAP3_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP3_ADDRESS_HI_MASK …
#define regTRAP3_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP3_COMMAND_MASK …
#define regTRAP3_COMMAND_MASK_BASE_IDX …
#define regTRAP4_CONTROL0 …
#define regTRAP4_CONTROL0_BASE_IDX …
#define regTRAP4_ADDRESS_LO …
#define regTRAP4_ADDRESS_LO_BASE_IDX …
#define regTRAP4_ADDRESS_HI …
#define regTRAP4_ADDRESS_HI_BASE_IDX …
#define regTRAP4_COMMAND …
#define regTRAP4_COMMAND_BASE_IDX …
#define regTRAP4_ADDRESS_LO_MASK …
#define regTRAP4_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP4_ADDRESS_HI_MASK …
#define regTRAP4_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP4_COMMAND_MASK …
#define regTRAP4_COMMAND_MASK_BASE_IDX …
#define regTRAP5_CONTROL0 …
#define regTRAP5_CONTROL0_BASE_IDX …
#define regTRAP5_ADDRESS_LO …
#define regTRAP5_ADDRESS_LO_BASE_IDX …
#define regTRAP5_ADDRESS_HI …
#define regTRAP5_ADDRESS_HI_BASE_IDX …
#define regTRAP5_COMMAND …
#define regTRAP5_COMMAND_BASE_IDX …
#define regTRAP5_ADDRESS_LO_MASK …
#define regTRAP5_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP5_ADDRESS_HI_MASK …
#define regTRAP5_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP5_COMMAND_MASK …
#define regTRAP5_COMMAND_MASK_BASE_IDX …
#define regTRAP6_CONTROL0 …
#define regTRAP6_CONTROL0_BASE_IDX …
#define regTRAP6_ADDRESS_LO …
#define regTRAP6_ADDRESS_LO_BASE_IDX …
#define regTRAP6_ADDRESS_HI …
#define regTRAP6_ADDRESS_HI_BASE_IDX …
#define regTRAP6_COMMAND …
#define regTRAP6_COMMAND_BASE_IDX …
#define regTRAP6_ADDRESS_LO_MASK …
#define regTRAP6_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP6_ADDRESS_HI_MASK …
#define regTRAP6_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP6_COMMAND_MASK …
#define regTRAP6_COMMAND_MASK_BASE_IDX …
#define regTRAP7_CONTROL0 …
#define regTRAP7_CONTROL0_BASE_IDX …
#define regTRAP7_ADDRESS_LO …
#define regTRAP7_ADDRESS_LO_BASE_IDX …
#define regTRAP7_ADDRESS_HI …
#define regTRAP7_ADDRESS_HI_BASE_IDX …
#define regTRAP7_COMMAND …
#define regTRAP7_COMMAND_BASE_IDX …
#define regTRAP7_ADDRESS_LO_MASK …
#define regTRAP7_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP7_ADDRESS_HI_MASK …
#define regTRAP7_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP7_COMMAND_MASK …
#define regTRAP7_COMMAND_MASK_BASE_IDX …
#define regTRAP8_CONTROL0 …
#define regTRAP8_CONTROL0_BASE_IDX …
#define regTRAP8_ADDRESS_LO …
#define regTRAP8_ADDRESS_LO_BASE_IDX …
#define regTRAP8_ADDRESS_HI …
#define regTRAP8_ADDRESS_HI_BASE_IDX …
#define regTRAP8_COMMAND …
#define regTRAP8_COMMAND_BASE_IDX …
#define regTRAP8_ADDRESS_LO_MASK …
#define regTRAP8_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP8_ADDRESS_HI_MASK …
#define regTRAP8_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP8_COMMAND_MASK …
#define regTRAP8_COMMAND_MASK_BASE_IDX …
#define regTRAP9_CONTROL0 …
#define regTRAP9_CONTROL0_BASE_IDX …
#define regTRAP9_ADDRESS_LO …
#define regTRAP9_ADDRESS_LO_BASE_IDX …
#define regTRAP9_ADDRESS_HI …
#define regTRAP9_ADDRESS_HI_BASE_IDX …
#define regTRAP9_COMMAND …
#define regTRAP9_COMMAND_BASE_IDX …
#define regTRAP9_ADDRESS_LO_MASK …
#define regTRAP9_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP9_ADDRESS_HI_MASK …
#define regTRAP9_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP9_COMMAND_MASK …
#define regTRAP9_COMMAND_MASK_BASE_IDX …
#define regTRAP10_CONTROL0 …
#define regTRAP10_CONTROL0_BASE_IDX …
#define regTRAP10_ADDRESS_LO …
#define regTRAP10_ADDRESS_LO_BASE_IDX …
#define regTRAP10_ADDRESS_HI …
#define regTRAP10_ADDRESS_HI_BASE_IDX …
#define regTRAP10_COMMAND …
#define regTRAP10_COMMAND_BASE_IDX …
#define regTRAP10_ADDRESS_LO_MASK …
#define regTRAP10_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP10_ADDRESS_HI_MASK …
#define regTRAP10_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP10_COMMAND_MASK …
#define regTRAP10_COMMAND_MASK_BASE_IDX …
#define regTRAP11_CONTROL0 …
#define regTRAP11_CONTROL0_BASE_IDX …
#define regTRAP11_ADDRESS_LO …
#define regTRAP11_ADDRESS_LO_BASE_IDX …
#define regTRAP11_ADDRESS_HI …
#define regTRAP11_ADDRESS_HI_BASE_IDX …
#define regTRAP11_COMMAND …
#define regTRAP11_COMMAND_BASE_IDX …
#define regTRAP11_ADDRESS_LO_MASK …
#define regTRAP11_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP11_ADDRESS_HI_MASK …
#define regTRAP11_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP11_COMMAND_MASK …
#define regTRAP11_COMMAND_MASK_BASE_IDX …
#define regTRAP12_CONTROL0 …
#define regTRAP12_CONTROL0_BASE_IDX …
#define regTRAP12_ADDRESS_LO …
#define regTRAP12_ADDRESS_LO_BASE_IDX …
#define regTRAP12_ADDRESS_HI …
#define regTRAP12_ADDRESS_HI_BASE_IDX …
#define regTRAP12_COMMAND …
#define regTRAP12_COMMAND_BASE_IDX …
#define regTRAP12_ADDRESS_LO_MASK …
#define regTRAP12_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP12_ADDRESS_HI_MASK …
#define regTRAP12_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP12_COMMAND_MASK …
#define regTRAP12_COMMAND_MASK_BASE_IDX …
#define regTRAP13_CONTROL0 …
#define regTRAP13_CONTROL0_BASE_IDX …
#define regTRAP13_ADDRESS_LO …
#define regTRAP13_ADDRESS_LO_BASE_IDX …
#define regTRAP13_ADDRESS_HI …
#define regTRAP13_ADDRESS_HI_BASE_IDX …
#define regTRAP13_COMMAND …
#define regTRAP13_COMMAND_BASE_IDX …
#define regTRAP13_ADDRESS_LO_MASK …
#define regTRAP13_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP13_ADDRESS_HI_MASK …
#define regTRAP13_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP13_COMMAND_MASK …
#define regTRAP13_COMMAND_MASK_BASE_IDX …
#define regTRAP14_CONTROL0 …
#define regTRAP14_CONTROL0_BASE_IDX …
#define regTRAP14_ADDRESS_LO …
#define regTRAP14_ADDRESS_LO_BASE_IDX …
#define regTRAP14_ADDRESS_HI …
#define regTRAP14_ADDRESS_HI_BASE_IDX …
#define regTRAP14_COMMAND …
#define regTRAP14_COMMAND_BASE_IDX …
#define regTRAP14_ADDRESS_LO_MASK …
#define regTRAP14_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP14_ADDRESS_HI_MASK …
#define regTRAP14_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP14_COMMAND_MASK …
#define regTRAP14_COMMAND_MASK_BASE_IDX …
#define regTRAP15_CONTROL0 …
#define regTRAP15_CONTROL0_BASE_IDX …
#define regTRAP15_ADDRESS_LO …
#define regTRAP15_ADDRESS_LO_BASE_IDX …
#define regTRAP15_ADDRESS_HI …
#define regTRAP15_ADDRESS_HI_BASE_IDX …
#define regTRAP15_COMMAND …
#define regTRAP15_COMMAND_BASE_IDX …
#define regTRAP15_ADDRESS_LO_MASK …
#define regTRAP15_ADDRESS_LO_MASK_BASE_IDX …
#define regTRAP15_ADDRESS_HI_MASK …
#define regTRAP15_ADDRESS_HI_MASK_BASE_IDX …
#define regTRAP15_COMMAND_MASK …
#define regTRAP15_COMMAND_MASK_BASE_IDX …
#define regSB_COMMAND …
#define regSB_COMMAND_BASE_IDX …
#define regSB_SUB_BUS_NUMBER_LATENCY …
#define regSB_SUB_BUS_NUMBER_LATENCY_BASE_IDX …
#define regSB_IO_BASE_LIMIT …
#define regSB_IO_BASE_LIMIT_BASE_IDX …
#define regSB_MEM_BASE_LIMIT …
#define regSB_MEM_BASE_LIMIT_BASE_IDX …
#define regSB_PREF_BASE_LIMIT …
#define regSB_PREF_BASE_LIMIT_BASE_IDX …
#define regSB_PREF_BASE_UPPER …
#define regSB_PREF_BASE_UPPER_BASE_IDX …
#define regSB_PREF_LIMIT_UPPER …
#define regSB_PREF_LIMIT_UPPER_BASE_IDX …
#define regSB_IO_BASE_LIMIT_HI …
#define regSB_IO_BASE_LIMIT_HI_BASE_IDX …
#define regSB_IRQ_BRIDGE_CNTL …
#define regSB_IRQ_BRIDGE_CNTL_BASE_IDX …
#define regSB_EXT_BRIDGE_CNTL …
#define regSB_EXT_BRIDGE_CNTL_BASE_IDX …
#define regSB_PMI_STATUS_CNTL …
#define regSB_PMI_STATUS_CNTL_BASE_IDX …
#define regSB_SLOT_CAP …
#define regSB_SLOT_CAP_BASE_IDX …
#define regSB_ROOT_CNTL …
#define regSB_ROOT_CNTL_BASE_IDX …
#define regSB_DEVICE_CNTL2 …
#define regSB_DEVICE_CNTL2_BASE_IDX …
#define regMCA_SMN_INT_REQ_ADDR …
#define regMCA_SMN_INT_REQ_ADDR_BASE_IDX …
#define regMCA_SMN_INT_MCM_ADDR …
#define regMCA_SMN_INT_MCM_ADDR_BASE_IDX …
#define regMCA_SMN_INT_APERTUREID …
#define regMCA_SMN_INT_APERTUREID_BASE_IDX …
#define regMCA_SMN_INT_CONTROL …
#define regMCA_SMN_INT_CONTROL_BASE_IDX …
#define regPARITY_CONTROL_0 …
#define regPARITY_CONTROL_0_BASE_IDX …
#define regPARITY_CONTROL_1 …
#define regPARITY_CONTROL_1_BASE_IDX …
#define regPARITY_SEVERITY_CONTROL_UNCORR_0 …
#define regPARITY_SEVERITY_CONTROL_UNCORR_0_BASE_IDX …
#define regPARITY_SEVERITY_CONTROL_CORR_0 …
#define regPARITY_SEVERITY_CONTROL_CORR_0_BASE_IDX …
#define regPARITY_SEVERITY_CONTROL_UCP_0 …
#define regPARITY_SEVERITY_CONTROL_UCP_0_BASE_IDX …
#define regRAS_GLOBAL_STATUS_LO …
#define regRAS_GLOBAL_STATUS_LO_BASE_IDX …
#define regRAS_GLOBAL_STATUS_HI …
#define regRAS_GLOBAL_STATUS_HI_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP0 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP0_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP1 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP1_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP2 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP2_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP3 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP3_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP4 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP4_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP5 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP5_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP6 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP6_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP7 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP7_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP10 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP10_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP11 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP11_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP12 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP12_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP13 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP13_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP14 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP14_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP15 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP15_BASE_IDX …
#define regPARITY_ERROR_STATUS_UNCORR_GRP16 …
#define regPARITY_ERROR_STATUS_UNCORR_GRP16_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP0 …
#define regPARITY_ERROR_STATUS_CORR_GRP0_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP1 …
#define regPARITY_ERROR_STATUS_CORR_GRP1_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP2 …
#define regPARITY_ERROR_STATUS_CORR_GRP2_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP3 …
#define regPARITY_ERROR_STATUS_CORR_GRP3_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP4 …
#define regPARITY_ERROR_STATUS_CORR_GRP4_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP5 …
#define regPARITY_ERROR_STATUS_CORR_GRP5_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP6 …
#define regPARITY_ERROR_STATUS_CORR_GRP6_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP7 …
#define regPARITY_ERROR_STATUS_CORR_GRP7_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP10 …
#define regPARITY_ERROR_STATUS_CORR_GRP10_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP11 …
#define regPARITY_ERROR_STATUS_CORR_GRP11_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP12 …
#define regPARITY_ERROR_STATUS_CORR_GRP12_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP13 …
#define regPARITY_ERROR_STATUS_CORR_GRP13_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP14 …
#define regPARITY_ERROR_STATUS_CORR_GRP14_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP15 …
#define regPARITY_ERROR_STATUS_CORR_GRP15_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP16 …
#define regPARITY_ERROR_STATUS_CORR_GRP16_BASE_IDX …
#define regPARITY_ERROR_STATUS_CORR_GRP17 …
#define regPARITY_ERROR_STATUS_CORR_GRP17_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP0 …
#define regPARITY_COUNTER_CORR_GRP0_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP1 …
#define regPARITY_COUNTER_CORR_GRP1_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP2 …
#define regPARITY_COUNTER_CORR_GRP2_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP3 …
#define regPARITY_COUNTER_CORR_GRP3_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP4 …
#define regPARITY_COUNTER_CORR_GRP4_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP5 …
#define regPARITY_COUNTER_CORR_GRP5_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP6 …
#define regPARITY_COUNTER_CORR_GRP6_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP7 …
#define regPARITY_COUNTER_CORR_GRP7_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP10 …
#define regPARITY_COUNTER_CORR_GRP10_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP11 …
#define regPARITY_COUNTER_CORR_GRP11_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP12 …
#define regPARITY_COUNTER_CORR_GRP12_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP13 …
#define regPARITY_COUNTER_CORR_GRP13_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP14 …
#define regPARITY_COUNTER_CORR_GRP14_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP15 …
#define regPARITY_COUNTER_CORR_GRP15_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP16 …
#define regPARITY_COUNTER_CORR_GRP16_BASE_IDX …
#define regPARITY_COUNTER_CORR_GRP17 …
#define regPARITY_COUNTER_CORR_GRP17_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP0 …
#define regPARITY_ERROR_STATUS_UCP_GRP0_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP1 …
#define regPARITY_ERROR_STATUS_UCP_GRP1_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP2 …
#define regPARITY_ERROR_STATUS_UCP_GRP2_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP3 …
#define regPARITY_ERROR_STATUS_UCP_GRP3_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP4 …
#define regPARITY_ERROR_STATUS_UCP_GRP4_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP5 …
#define regPARITY_ERROR_STATUS_UCP_GRP5_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP6 …
#define regPARITY_ERROR_STATUS_UCP_GRP6_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP7 …
#define regPARITY_ERROR_STATUS_UCP_GRP7_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP10 …
#define regPARITY_ERROR_STATUS_UCP_GRP10_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP11 …
#define regPARITY_ERROR_STATUS_UCP_GRP11_BASE_IDX …
#define regPARITY_ERROR_STATUS_UCP_GRP12 …
#define regPARITY_ERROR_STATUS_UCP_GRP12_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP0 …
#define regPARITY_COUNTER_UCP_GRP0_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP1 …
#define regPARITY_COUNTER_UCP_GRP1_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP2 …
#define regPARITY_COUNTER_UCP_GRP2_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP3 …
#define regPARITY_COUNTER_UCP_GRP3_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP4 …
#define regPARITY_COUNTER_UCP_GRP4_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP5 …
#define regPARITY_COUNTER_UCP_GRP5_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP6 …
#define regPARITY_COUNTER_UCP_GRP6_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP7 …
#define regPARITY_COUNTER_UCP_GRP7_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP10 …
#define regPARITY_COUNTER_UCP_GRP10_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP11 …
#define regPARITY_COUNTER_UCP_GRP11_BASE_IDX …
#define regPARITY_COUNTER_UCP_GRP12 …
#define regPARITY_COUNTER_UCP_GRP12_BASE_IDX …
#define regMISC_SEVERITY_CONTROL …
#define regMISC_SEVERITY_CONTROL_BASE_IDX …
#define regMISC_RAS_CONTROL …
#define regMISC_RAS_CONTROL_BASE_IDX …
#define regRAS_SCRATCH_0 …
#define regRAS_SCRATCH_0_BASE_IDX …
#define regRAS_SCRATCH_1 …
#define regRAS_SCRATCH_1_BASE_IDX …
#define regErrEvent_ACTION_CONTROL …
#define regErrEvent_ACTION_CONTROL_BASE_IDX …
#define regParitySerr_ACTION_CONTROL …
#define regParitySerr_ACTION_CONTROL_BASE_IDX …
#define regParityFatal_ACTION_CONTROL …
#define regParityFatal_ACTION_CONTROL_BASE_IDX …
#define regParityNonFatal_ACTION_CONTROL …
#define regParityNonFatal_ACTION_CONTROL_BASE_IDX …
#define regParityCorr_ACTION_CONTROL …
#define regParityCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortASerr_ACTION_CONTROL …
#define regPCIE0PortASerr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortAIntFatal_ACTION_CONTROL …
#define regPCIE0PortAIntFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortAIntNonFatal_ACTION_CONTROL …
#define regPCIE0PortAIntNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortAIntCorr_ACTION_CONTROL …
#define regPCIE0PortAIntCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortAExtFatal_ACTION_CONTROL …
#define regPCIE0PortAExtFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortAExtNonFatal_ACTION_CONTROL …
#define regPCIE0PortAExtNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortAExtCorr_ACTION_CONTROL …
#define regPCIE0PortAExtCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortAParityErr_ACTION_CONTROL …
#define regPCIE0PortAParityErr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortBSerr_ACTION_CONTROL …
#define regPCIE0PortBSerr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortBIntFatal_ACTION_CONTROL …
#define regPCIE0PortBIntFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortBIntNonFatal_ACTION_CONTROL …
#define regPCIE0PortBIntNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortBIntCorr_ACTION_CONTROL …
#define regPCIE0PortBIntCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortBExtFatal_ACTION_CONTROL …
#define regPCIE0PortBExtFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortBExtNonFatal_ACTION_CONTROL …
#define regPCIE0PortBExtNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortBExtCorr_ACTION_CONTROL …
#define regPCIE0PortBExtCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortBParityErr_ACTION_CONTROL …
#define regPCIE0PortBParityErr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortCSerr_ACTION_CONTROL …
#define regPCIE0PortCSerr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortCIntFatal_ACTION_CONTROL …
#define regPCIE0PortCIntFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortCIntNonFatal_ACTION_CONTROL …
#define regPCIE0PortCIntNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortCIntCorr_ACTION_CONTROL …
#define regPCIE0PortCIntCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortCExtFatal_ACTION_CONTROL …
#define regPCIE0PortCExtFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortCExtNonFatal_ACTION_CONTROL …
#define regPCIE0PortCExtNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortCExtCorr_ACTION_CONTROL …
#define regPCIE0PortCExtCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortCParityErr_ACTION_CONTROL …
#define regPCIE0PortCParityErr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortDSerr_ACTION_CONTROL …
#define regPCIE0PortDSerr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortDIntFatal_ACTION_CONTROL …
#define regPCIE0PortDIntFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortDIntNonFatal_ACTION_CONTROL …
#define regPCIE0PortDIntNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortDIntCorr_ACTION_CONTROL …
#define regPCIE0PortDIntCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortDExtFatal_ACTION_CONTROL …
#define regPCIE0PortDExtFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortDExtNonFatal_ACTION_CONTROL …
#define regPCIE0PortDExtNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortDExtCorr_ACTION_CONTROL …
#define regPCIE0PortDExtCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortDParityErr_ACTION_CONTROL …
#define regPCIE0PortDParityErr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortESerr_ACTION_CONTROL …
#define regPCIE0PortESerr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortEIntFatal_ACTION_CONTROL …
#define regPCIE0PortEIntFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortEIntNonFatal_ACTION_CONTROL …
#define regPCIE0PortEIntNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortEIntCorr_ACTION_CONTROL …
#define regPCIE0PortEIntCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortEExtFatal_ACTION_CONTROL …
#define regPCIE0PortEExtFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortEExtNonFatal_ACTION_CONTROL …
#define regPCIE0PortEExtNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortEExtCorr_ACTION_CONTROL …
#define regPCIE0PortEExtCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortEParityErr_ACTION_CONTROL …
#define regPCIE0PortEParityErr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortFSerr_ACTION_CONTROL …
#define regPCIE0PortFSerr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortFIntFatal_ACTION_CONTROL …
#define regPCIE0PortFIntFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortFIntNonFatal_ACTION_CONTROL …
#define regPCIE0PortFIntNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortFIntCorr_ACTION_CONTROL …
#define regPCIE0PortFIntCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortFExtFatal_ACTION_CONTROL …
#define regPCIE0PortFExtFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortFExtNonFatal_ACTION_CONTROL …
#define regPCIE0PortFExtNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortFExtCorr_ACTION_CONTROL …
#define regPCIE0PortFExtCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortFParityErr_ACTION_CONTROL …
#define regPCIE0PortFParityErr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortGSerr_ACTION_CONTROL …
#define regPCIE0PortGSerr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortGIntFatal_ACTION_CONTROL …
#define regPCIE0PortGIntFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortGIntNonFatal_ACTION_CONTROL …
#define regPCIE0PortGIntNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortGIntCorr_ACTION_CONTROL …
#define regPCIE0PortGIntCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortGExtFatal_ACTION_CONTROL …
#define regPCIE0PortGExtFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortGExtNonFatal_ACTION_CONTROL …
#define regPCIE0PortGExtNonFatal_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortGExtCorr_ACTION_CONTROL …
#define regPCIE0PortGExtCorr_ACTION_CONTROL_BASE_IDX …
#define regPCIE0PortGParityErr_ACTION_CONTROL …
#define regPCIE0PortGParityErr_ACTION_CONTROL_BASE_IDX …
#define regNBIF1PortASerr_ACTION_CONTROL …
#define regNBIF1PortASerr_ACTION_CONTROL_BASE_IDX …
#define regNBIF1PortAIntFatal_ACTION_CONTROL …
#define regNBIF1PortAIntFatal_ACTION_CONTROL_BASE_IDX …
#define regNBIF1PortAIntNonFatal_ACTION_CONTROL …
#define regNBIF1PortAIntNonFatal_ACTION_CONTROL_BASE_IDX …
#define regNBIF1PortAIntCorr_ACTION_CONTROL …
#define regNBIF1PortAIntCorr_ACTION_CONTROL_BASE_IDX …
#define regNBIF1PortAExtFatal_ACTION_CONTROL …
#define regNBIF1PortAExtFatal_ACTION_CONTROL_BASE_IDX …
#define regNBIF1PortAExtNonFatal_ACTION_CONTROL …
#define regNBIF1PortAExtNonFatal_ACTION_CONTROL_BASE_IDX …
#define regNBIF1PortAExtCorr_ACTION_CONTROL …
#define regNBIF1PortAExtCorr_ACTION_CONTROL_BASE_IDX …
#define regNBIF1PortAParityErr_ACTION_CONTROL …
#define regNBIF1PortAParityErr_ACTION_CONTROL_BASE_IDX …
#define regSYNCFLOOD_STATUS …
#define regSYNCFLOOD_STATUS_BASE_IDX …
#define regNMI_STATUS …
#define regNMI_STATUS_BASE_IDX …
#define regPOISON_ACTION_CONTROL …
#define regPOISON_ACTION_CONTROL_BASE_IDX …
#define regINTERNAL_POISON_STATUS …
#define regINTERNAL_POISON_STATUS_BASE_IDX …
#define regINTERNAL_POISON_MASK …
#define regINTERNAL_POISON_MASK_BASE_IDX …
#define regEGRESS_POISON_STATUS_LO …
#define regEGRESS_POISON_STATUS_LO_BASE_IDX …
#define regEGRESS_POISON_STATUS_HI …
#define regEGRESS_POISON_STATUS_HI_BASE_IDX …
#define regEGRESS_POISON_MASK_LO …
#define regEGRESS_POISON_MASK_LO_BASE_IDX …
#define regEGRESS_POISON_MASK_HI …
#define regEGRESS_POISON_MASK_HI_BASE_IDX …
#define regEGRESS_POISON_SEVERITY_DOWN …
#define regEGRESS_POISON_SEVERITY_DOWN_BASE_IDX …
#define regEGRESS_POISON_SEVERITY_UPPER …
#define regEGRESS_POISON_SEVERITY_UPPER_BASE_IDX …
#define regAPML_STATUS …
#define regAPML_STATUS_BASE_IDX …
#define regAPML_CONTROL …
#define regAPML_CONTROL_BASE_IDX …
#define regAPML_TRIGGER …
#define regAPML_TRIGGER_BASE_IDX …
#define regNB_PCIE0DEVINDCFG0_STEERING_CNTL …
#define regNB_PCIE0DEVINDCFG0_STEERING_CNTL_BASE_IDX …
#define regNB_PCIE0DEVINDCFG1_STEERING_CNTL …
#define regNB_PCIE0DEVINDCFG1_STEERING_CNTL_BASE_IDX …
#define regNB_PCIE0DEVINDCFG2_STEERING_CNTL …
#define regNB_PCIE0DEVINDCFG2_STEERING_CNTL_BASE_IDX …
#define regNB_PCIE0DEVINDCFG3_STEERING_CNTL …
#define regNB_PCIE0DEVINDCFG3_STEERING_CNTL_BASE_IDX …
#define regNB_PCIE0DEVINDCFG4_STEERING_CNTL …
#define regNB_PCIE0DEVINDCFG4_STEERING_CNTL_BASE_IDX …
#define regNB_PCIE0DEVINDCFG5_STEERING_CNTL …
#define regNB_PCIE0DEVINDCFG5_STEERING_CNTL_BASE_IDX …
#define regNB_PCIE0DEVINDCFG6_STEERING_CNTL …
#define regNB_PCIE0DEVINDCFG6_STEERING_CNTL_BASE_IDX …
#define regNB_NBIF1DEVINDCFG0_STEERING_CNTL …
#define regNB_NBIF1DEVINDCFG0_STEERING_CNTL_BASE_IDX …
#define regNB_INTSBDEVINDCFG0_STEERING_CNTL …
#define regNB_INTSBDEVINDCFG0_STEERING_CNTL_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG0_RC_SMN_INDEX_EXTENSION …
#define regNB_PCIE0RCBDG_INDCFG0_RC_SMN_INDEX_EXTENSION_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG0_RC_SMN_INDEX …
#define regNB_PCIE0RCBDG_INDCFG0_RC_SMN_INDEX_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG0_RC_SMN_DATA …
#define regNB_PCIE0RCBDG_INDCFG0_RC_SMN_DATA_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG1_RC_SMN_INDEX_EXTENSION …
#define regNB_PCIE0RCBDG_INDCFG1_RC_SMN_INDEX_EXTENSION_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG1_RC_SMN_INDEX …
#define regNB_PCIE0RCBDG_INDCFG1_RC_SMN_INDEX_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG1_RC_SMN_DATA …
#define regNB_PCIE0RCBDG_INDCFG1_RC_SMN_DATA_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG2_RC_SMN_INDEX_EXTENSION …
#define regNB_PCIE0RCBDG_INDCFG2_RC_SMN_INDEX_EXTENSION_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG2_RC_SMN_INDEX …
#define regNB_PCIE0RCBDG_INDCFG2_RC_SMN_INDEX_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG2_RC_SMN_DATA …
#define regNB_PCIE0RCBDG_INDCFG2_RC_SMN_DATA_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG3_RC_SMN_INDEX_EXTENSION …
#define regNB_PCIE0RCBDG_INDCFG3_RC_SMN_INDEX_EXTENSION_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG3_RC_SMN_INDEX …
#define regNB_PCIE0RCBDG_INDCFG3_RC_SMN_INDEX_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG3_RC_SMN_DATA …
#define regNB_PCIE0RCBDG_INDCFG3_RC_SMN_DATA_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG4_RC_SMN_INDEX_EXTENSION …
#define regNB_PCIE0RCBDG_INDCFG4_RC_SMN_INDEX_EXTENSION_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG4_RC_SMN_INDEX …
#define regNB_PCIE0RCBDG_INDCFG4_RC_SMN_INDEX_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG4_RC_SMN_DATA …
#define regNB_PCIE0RCBDG_INDCFG4_RC_SMN_DATA_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG5_RC_SMN_INDEX_EXTENSION …
#define regNB_PCIE0RCBDG_INDCFG5_RC_SMN_INDEX_EXTENSION_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG5_RC_SMN_INDEX …
#define regNB_PCIE0RCBDG_INDCFG5_RC_SMN_INDEX_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG5_RC_SMN_DATA …
#define regNB_PCIE0RCBDG_INDCFG5_RC_SMN_DATA_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG6_RC_SMN_INDEX_EXTENSION …
#define regNB_PCIE0RCBDG_INDCFG6_RC_SMN_INDEX_EXTENSION_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG6_RC_SMN_INDEX …
#define regNB_PCIE0RCBDG_INDCFG6_RC_SMN_INDEX_BASE_IDX …
#define regNB_PCIE0RCBDG_INDCFG6_RC_SMN_DATA …
#define regNB_PCIE0RCBDG_INDCFG6_RC_SMN_DATA_BASE_IDX …
#define regNB_NBIF1RCBDG_INDCFG0_RC_SMN_INDEX_EXTENSION …
#define regNB_NBIF1RCBDG_INDCFG0_RC_SMN_INDEX_EXTENSION_BASE_IDX …
#define regNB_NBIF1RCBDG_INDCFG0_RC_SMN_INDEX …
#define regNB_NBIF1RCBDG_INDCFG0_RC_SMN_INDEX_BASE_IDX …
#define regNB_NBIF1RCBDG_INDCFG0_RC_SMN_DATA …
#define regNB_NBIF1RCBDG_INDCFG0_RC_SMN_DATA_BASE_IDX …
#define regL2_PERF_CNTL_0 …
#define regL2_PERF_CNTL_0_BASE_IDX …
#define regL2_PERF_COUNT_0 …
#define regL2_PERF_COUNT_0_BASE_IDX …
#define regL2_PERF_COUNT_1 …
#define regL2_PERF_COUNT_1_BASE_IDX …
#define regL2_PERF_CNTL_1 …
#define regL2_PERF_CNTL_1_BASE_IDX …
#define regL2_PERF_COUNT_2 …
#define regL2_PERF_COUNT_2_BASE_IDX …
#define regL2_PERF_COUNT_3 …
#define regL2_PERF_COUNT_3_BASE_IDX …
#define regL2_STATUS_0 …
#define regL2_STATUS_0_BASE_IDX …
#define regL2_CONTROL_0 …
#define regL2_CONTROL_0_BASE_IDX …
#define regL2_CONTROL_1 …
#define regL2_CONTROL_1_BASE_IDX …
#define regL2_DTC_CONTROL …
#define regL2_DTC_CONTROL_BASE_IDX …
#define regL2_DTC_HASH_CONTROL …
#define regL2_DTC_HASH_CONTROL_BASE_IDX …
#define regL2_DTC_WAY_CONTROL …
#define regL2_DTC_WAY_CONTROL_BASE_IDX …
#define regL2_ITC_CONTROL …
#define regL2_ITC_CONTROL_BASE_IDX …
#define regL2_ITC_HASH_CONTROL …
#define regL2_ITC_HASH_CONTROL_BASE_IDX …
#define regL2_ITC_WAY_CONTROL …
#define regL2_ITC_WAY_CONTROL_BASE_IDX …
#define regL2_PTC_A_CONTROL …
#define regL2_PTC_A_CONTROL_BASE_IDX …
#define regL2_PTC_A_HASH_CONTROL …
#define regL2_PTC_A_HASH_CONTROL_BASE_IDX …
#define regL2_PTC_A_WAY_CONTROL …
#define regL2_PTC_A_WAY_CONTROL_BASE_IDX …
#define regL2A_UPDATE_FILTER_CNTL …
#define regL2A_UPDATE_FILTER_CNTL_BASE_IDX …
#define regL2_ERR_RULE_CONTROL_3 …
#define regL2_ERR_RULE_CONTROL_3_BASE_IDX …
#define regL2_ERR_RULE_CONTROL_4 …
#define regL2_ERR_RULE_CONTROL_4_BASE_IDX …
#define regL2_ERR_RULE_CONTROL_5 …
#define regL2_ERR_RULE_CONTROL_5_BASE_IDX …
#define regL2_L2A_CK_GATE_CONTROL …
#define regL2_L2A_CK_GATE_CONTROL_BASE_IDX …
#define regL2_L2A_PGSIZE_CONTROL …
#define regL2_L2A_PGSIZE_CONTROL_BASE_IDX …
#define regL2_PWRGATE_CNTRL_REG_0 …
#define regL2_PWRGATE_CNTRL_REG_0_BASE_IDX …
#define regL2_PWRGATE_CNTRL_REG_3 …
#define regL2_PWRGATE_CNTRL_REG_3_BASE_IDX …
#define regL2_ECO_CNTRL_0 …
#define regL2_ECO_CNTRL_0_BASE_IDX …
#define regL2_STATUS_1 …
#define regL2_STATUS_1_BASE_IDX …
#define regL2_SB_LOCATION …
#define regL2_SB_LOCATION_BASE_IDX …
#define regL2_CONTROL_5 …
#define regL2_CONTROL_5_BASE_IDX …
#define regL2_CONTROL_6 …
#define regL2_CONTROL_6_BASE_IDX …
#define regL2_PDC_CONTROL …
#define regL2_PDC_CONTROL_BASE_IDX …
#define regL2_PDC_HASH_CONTROL …
#define regL2_PDC_HASH_CONTROL_BASE_IDX …
#define regL2_PDC_WAY_CONTROL …
#define regL2_PDC_WAY_CONTROL_BASE_IDX …
#define regL2B_UPDATE_FILTER_CNTL …
#define regL2B_UPDATE_FILTER_CNTL_BASE_IDX …
#define regL2_TW_CONTROL …
#define regL2_TW_CONTROL_BASE_IDX …
#define regL2_CP_CONTROL …
#define regL2_CP_CONTROL_BASE_IDX …
#define regL2_CP_CONTROL_1 …
#define regL2_CP_CONTROL_1_BASE_IDX …
#define regL2_TW_CONTROL_1 …
#define regL2_TW_CONTROL_1_BASE_IDX …
#define regL2_TW_CONTROL_2 …
#define regL2_TW_CONTROL_2_BASE_IDX …
#define regL2_TW_CONTROL_3 …
#define regL2_TW_CONTROL_3_BASE_IDX …
#define regL2_CREDIT_CONTROL_0 …
#define regL2_CREDIT_CONTROL_0_BASE_IDX …
#define regL2_CREDIT_CONTROL_1 …
#define regL2_CREDIT_CONTROL_1_BASE_IDX …
#define regL2_ERR_RULE_CONTROL_0 …
#define regL2_ERR_RULE_CONTROL_0_BASE_IDX …
#define regL2_ERR_RULE_CONTROL_1 …
#define regL2_ERR_RULE_CONTROL_1_BASE_IDX …
#define regL2_ERR_RULE_CONTROL_2 …
#define regL2_ERR_RULE_CONTROL_2_BASE_IDX …
#define regL2_L2B_CK_GATE_CONTROL …
#define regL2_L2B_CK_GATE_CONTROL_BASE_IDX …
#define regPPR_CONTROL …
#define regPPR_CONTROL_BASE_IDX …
#define regL2_L2B_PGSIZE_CONTROL …
#define regL2_L2B_PGSIZE_CONTROL_BASE_IDX …
#define regL2_PERF_CNTL_2 …
#define regL2_PERF_CNTL_2_BASE_IDX …
#define regL2_PERF_COUNT_4 …
#define regL2_PERF_COUNT_4_BASE_IDX …
#define regL2_PERF_COUNT_5 …
#define regL2_PERF_COUNT_5_BASE_IDX …
#define regL2_PERF_CNTL_3 …
#define regL2_PERF_CNTL_3_BASE_IDX …
#define regL2_PERF_COUNT_6 …
#define regL2_PERF_COUNT_6_BASE_IDX …
#define regL2_PERF_COUNT_7 …
#define regL2_PERF_COUNT_7_BASE_IDX …
#define regL2B_SDP_PARITY_ERROR_EN …
#define regL2B_SDP_PARITY_ERROR_EN_BASE_IDX …
#define regL2_ECO_CNTRL_1 …
#define regL2_ECO_CNTRL_1_BASE_IDX …
#define regL2_CP_CONTROL_2 …
#define regL2_CP_CONTROL_2_BASE_IDX …
#define regL2_CP_CONTROL_3 …
#define regL2_CP_CONTROL_3_BASE_IDX …
#define regFEATURES_ENABLE …
#define regFEATURES_ENABLE_BASE_IDX …
#define cfgBIF_CFG_DEV0_RC_VENDOR_ID …
#define cfgBIF_CFG_DEV0_RC_DEVICE_ID …
#define cfgBIF_CFG_DEV0_RC_COMMAND …
#define cfgBIF_CFG_DEV0_RC_STATUS …
#define cfgBIF_CFG_DEV0_RC_REVISION_ID …
#define cfgBIF_CFG_DEV0_RC_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_RC_SUB_CLASS …
#define cfgBIF_CFG_DEV0_RC_BASE_CLASS …
#define cfgBIF_CFG_DEV0_RC_CACHE_LINE …
#define cfgBIF_CFG_DEV0_RC_LATENCY …
#define cfgBIF_CFG_DEV0_RC_HEADER …
#define cfgBIF_CFG_DEV0_RC_BIST …
#define cfgBIF_CFG_DEV0_RC_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_RC_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_RC_SUB_BUS_NUMBER_LATENCY …
#define cfgBIF_CFG_DEV0_RC_IO_BASE_LIMIT …
#define cfgBIF_CFG_DEV0_RC_SECONDARY_STATUS …
#define cfgBIF_CFG_DEV0_RC_MEM_BASE_LIMIT …
#define cfgBIF_CFG_DEV0_RC_PREF_BASE_LIMIT …
#define cfgBIF_CFG_DEV0_RC_PREF_BASE_UPPER …
#define cfgBIF_CFG_DEV0_RC_PREF_LIMIT_UPPER …
#define cfgBIF_CFG_DEV0_RC_IO_BASE_LIMIT_HI …
#define cfgBIF_CFG_DEV0_RC_CAP_PTR …
#define cfgBIF_CFG_DEV0_RC_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_RC_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_RC_INTERRUPT_PIN …
#define cfgIRQ_BRIDGE_CNTL …
#define cfgBIF_CFG_DEV0_RC_EXT_BRIDGE_CNTL …
#define cfgBIF_CFG_DEV0_RC_PMI_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_PMI_CAP …
#define cfgBIF_CFG_DEV0_RC_PMI_STATUS_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_PCIE_CAP …
#define cfgBIF_CFG_DEV0_RC_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_RC_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_RC_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LINK_CAP …
#define cfgBIF_CFG_DEV0_RC_LINK_CNTL …
#define cfgBIF_CFG_DEV0_RC_LINK_STATUS …
#define cfgBIF_CFG_DEV0_RC_SLOT_CAP …
#define cfgBIF_CFG_DEV0_RC_SLOT_CNTL …
#define cfgBIF_CFG_DEV0_RC_SLOT_STATUS …
#define cfgBIF_CFG_DEV0_RC_ROOT_CNTL …
#define cfgBIF_CFG_DEV0_RC_ROOT_CAP …
#define cfgBIF_CFG_DEV0_RC_ROOT_STATUS …
#define cfgBIF_CFG_DEV0_RC_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_RC_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_RC_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_RC_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_RC_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_RC_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_RC_SLOT_CAP2 …
#define cfgBIF_CFG_DEV0_RC_SLOT_CNTL2 …
#define cfgBIF_CFG_DEV0_RC_SLOT_STATUS2 …
#define cfgBIF_CFG_DEV0_RC_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_RC_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_RC_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_RC_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_RC_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_RC_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_RC_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_RC_SSID_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_SSID_CAP …
#define cfgBIF_CFG_DEV0_RC_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_RC_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_RC_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_RC_PCIE_VC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_PCIE_PORT_VC_CAP_REG1 …
#define cfgBIF_CFG_DEV0_RC_PCIE_PORT_VC_CAP_REG2 …
#define cfgBIF_CFG_DEV0_RC_PCIE_PORT_VC_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_PORT_VC_STATUS …
#define cfgBIF_CFG_DEV0_RC_PCIE_VC0_RESOURCE_CAP …
#define cfgBIF_CFG_DEV0_RC_PCIE_VC0_RESOURCE_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_VC0_RESOURCE_STATUS …
#define cfgBIF_CFG_DEV0_RC_PCIE_VC1_RESOURCE_CAP …
#define cfgBIF_CFG_DEV0_RC_PCIE_VC1_RESOURCE_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_VC1_RESOURCE_STATUS …
#define cfgBIF_CFG_DEV0_RC_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_PCIE_DEV_SERIAL_NUM_DW1 …
#define cfgBIF_CFG_DEV0_RC_PCIE_DEV_SERIAL_NUM_DW2 …
#define cfgBIF_CFG_DEV0_RC_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_RC_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_RC_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_RC_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_RC_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_RC_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_RC_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_RC_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_RC_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_RC_PCIE_ROOT_ERR_CMD …
#define cfgBIF_CFG_DEV0_RC_PCIE_ROOT_ERR_STATUS …
#define cfgBIF_CFG_DEV0_RC_PCIE_ERR_SRC_ID …
#define cfgBIF_CFG_DEV0_RC_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_RC_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_RC_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_RC_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_RC_PCIE_SECONDARY_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_PCIE_LINK_CNTL3 …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_ERROR_STATUS …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_0_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_1_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_2_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_3_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_4_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_5_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_6_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_7_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_8_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_9_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_10_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_11_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_12_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_13_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_14_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_LANE_15_EQUALIZATION_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_ACS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_PCIE_ACS_CAP …
#define cfgBIF_CFG_DEV0_RC_PCIE_ACS_CNTL …
#define cfgBIF_CFG_DEV0_RC_PCIE_DLF_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_DATA_LINK_FEATURE_CAP …
#define cfgBIF_CFG_DEV0_RC_DATA_LINK_FEATURE_STATUS …
#define cfgBIF_CFG_DEV0_RC_PCIE_PHY_16GT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_LINK_CAP_16GT …
#define cfgBIF_CFG_DEV0_RC_LINK_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LINK_STATUS_16GT …
#define cfgBIF_CFG_DEV0_RC_LOCAL_PARITY_MISMATCH_STATUS_16GT …
#define cfgBIF_CFG_DEV0_RC_RTM1_PARITY_MISMATCH_STATUS_16GT …
#define cfgBIF_CFG_DEV0_RC_RTM2_PARITY_MISMATCH_STATUS_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_0_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_1_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_2_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_3_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_4_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_5_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_6_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_7_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_8_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_9_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_10_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_11_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_12_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_13_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_14_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_LANE_15_EQUALIZATION_CNTL_16GT …
#define cfgBIF_CFG_DEV0_RC_PCIE_MARGINING_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_RC_MARGINING_PORT_CAP …
#define cfgBIF_CFG_DEV0_RC_MARGINING_PORT_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_0_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_0_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_1_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_1_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_2_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_2_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_3_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_3_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_4_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_4_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_5_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_5_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_6_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_6_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_7_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_7_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_8_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_8_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_9_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_9_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_10_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_10_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_11_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_11_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_12_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_12_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_13_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_13_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_14_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_14_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LANE_15_MARGINING_LANE_CNTL …
#define cfgBIF_CFG_DEV0_RC_LANE_15_MARGINING_LANE_STATUS …
#define cfgBIF_CFG_DEV0_RC_LINK_CAP_32GT …
#define cfgBIF_CFG_DEV0_RC_LINK_CNTL_32GT …
#define cfgBIF_CFG_DEV0_RC_LINK_STATUS_32GT …
#define cfgBIF_CFG_DEV0_EPF0_VF0_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF0_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF0_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_VF0_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF0_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_VF0_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF0_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF0_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF0_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF0_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_VF0_BIST …
#define cfgBIF_CFG_DEV0_EPF0_VF0_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF0_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF0_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_VF0_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF0_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF0_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF0_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF0_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF0_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF0_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF0_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF0_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF0_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_VF0_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_ATS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF0_PCIE_ARI_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF1_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF1_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF1_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_VF1_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF1_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_VF1_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF1_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF1_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF1_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF1_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_VF1_BIST …
#define cfgBIF_CFG_DEV0_EPF0_VF1_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF1_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF1_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_VF1_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF1_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF1_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF1_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF1_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF1_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF1_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF1_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF1_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF1_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_VF1_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_ATS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF1_PCIE_ARI_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF2_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF2_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF2_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_VF2_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF2_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_VF2_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF2_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF2_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF2_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF2_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_VF2_BIST …
#define cfgBIF_CFG_DEV0_EPF0_VF2_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF2_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF2_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_VF2_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF2_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF2_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF2_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF2_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF2_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF2_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF2_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF2_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF2_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_VF2_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_ATS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF2_PCIE_ARI_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF3_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF3_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF3_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_VF3_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF3_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_VF3_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF3_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF3_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF3_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF3_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_VF3_BIST …
#define cfgBIF_CFG_DEV0_EPF0_VF3_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF3_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF3_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_VF3_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF3_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF3_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF3_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF3_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF3_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF3_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF3_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF3_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF3_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_VF3_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_ATS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF3_PCIE_ARI_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF4_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF4_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF4_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_VF4_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF4_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_VF4_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF4_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF4_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF4_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF4_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_VF4_BIST …
#define cfgBIF_CFG_DEV0_EPF0_VF4_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF4_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF4_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_VF4_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF4_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF4_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF4_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF4_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF4_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF4_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF4_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF4_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF4_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_VF4_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_ATS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF4_PCIE_ARI_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF5_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF5_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF5_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_VF5_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF5_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_VF5_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF5_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF5_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF5_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF5_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_VF5_BIST …
#define cfgBIF_CFG_DEV0_EPF0_VF5_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF5_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF5_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_VF5_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF5_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF5_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF5_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF5_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF5_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF5_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF5_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF5_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF5_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_VF5_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_ATS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF5_PCIE_ARI_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF6_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF6_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF6_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_VF6_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF6_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_VF6_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF6_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF6_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF6_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF6_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_VF6_BIST …
#define cfgBIF_CFG_DEV0_EPF0_VF6_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF6_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF6_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_VF6_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF6_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF6_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF6_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF6_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF6_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF6_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF6_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF6_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF6_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_VF6_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_ATS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF6_PCIE_ARI_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF7_VENDOR_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF7_DEVICE_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF7_COMMAND …
#define cfgBIF_CFG_DEV0_EPF0_VF7_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF7_REVISION_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PROG_INTERFACE …
#define cfgBIF_CFG_DEV0_EPF0_VF7_SUB_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF7_BASE_CLASS …
#define cfgBIF_CFG_DEV0_EPF0_VF7_CACHE_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF7_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF7_HEADER …
#define cfgBIF_CFG_DEV0_EPF0_VF7_BIST …
#define cfgBIF_CFG_DEV0_EPF0_VF7_BASE_ADDR_1 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_BASE_ADDR_2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_BASE_ADDR_3 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_BASE_ADDR_4 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_BASE_ADDR_5 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_BASE_ADDR_6 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_CARDBUS_CIS_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF7_ADAPTER_ID …
#define cfgBIF_CFG_DEV0_EPF0_VF7_ROM_BASE_ADDR …
#define cfgBIF_CFG_DEV0_EPF0_VF7_CAP_PTR …
#define cfgBIF_CFG_DEV0_EPF0_VF7_INTERRUPT_LINE …
#define cfgBIF_CFG_DEV0_EPF0_VF7_INTERRUPT_PIN …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MIN_GRANT …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MAX_LATENCY …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF7_DEVICE_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF7_DEVICE_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF7_DEVICE_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF7_LINK_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF7_LINK_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF7_LINK_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF7_DEVICE_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_DEVICE_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_DEVICE_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_LINK_CAP2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_LINK_CNTL2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_LINK_STATUS2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_MSG_ADDR_LO …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_MSG_ADDR_HI …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_EXT_MSG_DATA …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_EXT_MSG_DATA_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_MASK_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_PENDING …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSI_PENDING_64 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSIX_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSIX_MSG_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSIX_TABLE …
#define cfgBIF_CFG_DEV0_EPF0_VF7_MSIX_PBA …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_VENDOR_SPECIFIC_HDR …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_VENDOR_SPECIFIC1 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_VENDOR_SPECIFIC2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_ADV_ERR_RPT_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_UNCORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_UNCORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_UNCORR_ERR_SEVERITY …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_CORR_ERR_STATUS …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_CORR_ERR_MASK …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_ADV_ERR_CAP_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_HDR_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_HDR_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_HDR_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_HDR_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_TLP_PREFIX_LOG0 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_TLP_PREFIX_LOG1 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_TLP_PREFIX_LOG2 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_TLP_PREFIX_LOG3 …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_ATS_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_ATS_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_ATS_CNTL …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_ARI_ENH_CAP_LIST …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_ARI_CAP …
#define cfgBIF_CFG_DEV0_EPF0_VF7_PCIE_ARI_CNTL …
#define regBIF_BX_DEV0_EPF0_VF0_BIF_BME_STATUS …
#define regBIF_BX_DEV0_EPF0_VF0_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_DEV0_EPF0_VF0_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_DEV0_EPF0_VF0_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_DEV0_EPF0_VF0_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_DEV0_EPF0_VF0_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF0_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF0_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF0_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF0_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_DEV0_EPF0_VF0_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_DEV0_EPF0_VF0_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_BIF_TRANS_PENDING …
#define regBIF_BX_DEV0_EPF0_VF0_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_DEV0_EPF0_VF0_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_CONTROL …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_INT_CNTL …
#define regBIF_BX_DEV0_EPF0_VF0_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_BIF_VMHV_MAILBOX …
#define regBIF_BX_DEV0_EPF0_VF0_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MM_INDEX …
#define regBIF_BX_DEV0_EPF0_VF0_MM_INDEX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MM_DATA …
#define regBIF_BX_DEV0_EPF0_VF0_MM_DATA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF0_MM_INDEX_HI …
#define regBIF_BX_DEV0_EPF0_VF0_MM_INDEX_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_VF0_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_VF0_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_VF0_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_VF0_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_VF0_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_VF0_GFXMSIX_PBA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_BIF_BME_STATUS …
#define regBIF_BX_DEV0_EPF0_VF1_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_DEV0_EPF0_VF1_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_DEV0_EPF0_VF1_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_DEV0_EPF0_VF1_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_DEV0_EPF0_VF1_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF1_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF1_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF1_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF1_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_DEV0_EPF0_VF1_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_DEV0_EPF0_VF1_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_BIF_TRANS_PENDING …
#define regBIF_BX_DEV0_EPF0_VF1_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_DEV0_EPF0_VF1_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_CONTROL …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_INT_CNTL …
#define regBIF_BX_DEV0_EPF0_VF1_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_BIF_VMHV_MAILBOX …
#define regBIF_BX_DEV0_EPF0_VF1_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MM_INDEX …
#define regBIF_BX_DEV0_EPF0_VF1_MM_INDEX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MM_DATA …
#define regBIF_BX_DEV0_EPF0_VF1_MM_DATA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF1_MM_INDEX_HI …
#define regBIF_BX_DEV0_EPF0_VF1_MM_INDEX_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_VF1_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_VF1_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_VF1_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_VF1_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_VF1_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_VF1_GFXMSIX_PBA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_BIF_BME_STATUS …
#define regBIF_BX_DEV0_EPF0_VF2_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_DEV0_EPF0_VF2_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_DEV0_EPF0_VF2_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_DEV0_EPF0_VF2_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_DEV0_EPF0_VF2_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF2_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF2_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF2_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF2_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_DEV0_EPF0_VF2_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_DEV0_EPF0_VF2_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_BIF_TRANS_PENDING …
#define regBIF_BX_DEV0_EPF0_VF2_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_DEV0_EPF0_VF2_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_CONTROL …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_INT_CNTL …
#define regBIF_BX_DEV0_EPF0_VF2_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_BIF_VMHV_MAILBOX …
#define regBIF_BX_DEV0_EPF0_VF2_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MM_INDEX …
#define regBIF_BX_DEV0_EPF0_VF2_MM_INDEX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MM_DATA …
#define regBIF_BX_DEV0_EPF0_VF2_MM_DATA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF2_MM_INDEX_HI …
#define regBIF_BX_DEV0_EPF0_VF2_MM_INDEX_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_VF2_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_VF2_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_VF2_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_VF2_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_VF2_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_VF2_GFXMSIX_PBA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_BIF_BME_STATUS …
#define regBIF_BX_DEV0_EPF0_VF3_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_DEV0_EPF0_VF3_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_DEV0_EPF0_VF3_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_DEV0_EPF0_VF3_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_DEV0_EPF0_VF3_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF3_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF3_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF3_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF3_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_DEV0_EPF0_VF3_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_DEV0_EPF0_VF3_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_BIF_TRANS_PENDING …
#define regBIF_BX_DEV0_EPF0_VF3_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_DEV0_EPF0_VF3_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_CONTROL …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_INT_CNTL …
#define regBIF_BX_DEV0_EPF0_VF3_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_BIF_VMHV_MAILBOX …
#define regBIF_BX_DEV0_EPF0_VF3_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MM_INDEX …
#define regBIF_BX_DEV0_EPF0_VF3_MM_INDEX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MM_DATA …
#define regBIF_BX_DEV0_EPF0_VF3_MM_DATA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF3_MM_INDEX_HI …
#define regBIF_BX_DEV0_EPF0_VF3_MM_INDEX_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_VF3_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_VF3_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_VF3_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_VF3_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_VF3_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_VF3_GFXMSIX_PBA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_BIF_BME_STATUS …
#define regBIF_BX_DEV0_EPF0_VF4_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_DEV0_EPF0_VF4_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_DEV0_EPF0_VF4_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_DEV0_EPF0_VF4_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_DEV0_EPF0_VF4_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF4_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF4_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF4_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF4_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_DEV0_EPF0_VF4_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_DEV0_EPF0_VF4_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_BIF_TRANS_PENDING …
#define regBIF_BX_DEV0_EPF0_VF4_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_DEV0_EPF0_VF4_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_CONTROL …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_INT_CNTL …
#define regBIF_BX_DEV0_EPF0_VF4_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_BIF_VMHV_MAILBOX …
#define regBIF_BX_DEV0_EPF0_VF4_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MM_INDEX …
#define regBIF_BX_DEV0_EPF0_VF4_MM_INDEX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MM_DATA …
#define regBIF_BX_DEV0_EPF0_VF4_MM_DATA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF4_MM_INDEX_HI …
#define regBIF_BX_DEV0_EPF0_VF4_MM_INDEX_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_VF4_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_VF4_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_VF4_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_VF4_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_VF4_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_VF4_GFXMSIX_PBA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_BIF_BME_STATUS …
#define regBIF_BX_DEV0_EPF0_VF5_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_DEV0_EPF0_VF5_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_DEV0_EPF0_VF5_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_DEV0_EPF0_VF5_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_DEV0_EPF0_VF5_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF5_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF5_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF5_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF5_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_DEV0_EPF0_VF5_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_DEV0_EPF0_VF5_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_BIF_TRANS_PENDING …
#define regBIF_BX_DEV0_EPF0_VF5_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_DEV0_EPF0_VF5_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_CONTROL …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_INT_CNTL …
#define regBIF_BX_DEV0_EPF0_VF5_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_BIF_VMHV_MAILBOX …
#define regBIF_BX_DEV0_EPF0_VF5_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MM_INDEX …
#define regBIF_BX_DEV0_EPF0_VF5_MM_INDEX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MM_DATA …
#define regBIF_BX_DEV0_EPF0_VF5_MM_DATA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF5_MM_INDEX_HI …
#define regBIF_BX_DEV0_EPF0_VF5_MM_INDEX_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_VF5_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_VF5_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_VF5_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_VF5_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_VF5_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_VF5_GFXMSIX_PBA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_BIF_BME_STATUS …
#define regBIF_BX_DEV0_EPF0_VF6_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_DEV0_EPF0_VF6_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_DEV0_EPF0_VF6_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_DEV0_EPF0_VF6_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_DEV0_EPF0_VF6_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF6_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF6_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF6_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF6_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_DEV0_EPF0_VF6_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_DEV0_EPF0_VF6_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_BIF_TRANS_PENDING …
#define regBIF_BX_DEV0_EPF0_VF6_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_DEV0_EPF0_VF6_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_CONTROL …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_INT_CNTL …
#define regBIF_BX_DEV0_EPF0_VF6_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_BIF_VMHV_MAILBOX …
#define regBIF_BX_DEV0_EPF0_VF6_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MM_INDEX …
#define regBIF_BX_DEV0_EPF0_VF6_MM_INDEX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MM_DATA …
#define regBIF_BX_DEV0_EPF0_VF6_MM_DATA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF6_MM_INDEX_HI …
#define regBIF_BX_DEV0_EPF0_VF6_MM_INDEX_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_VF6_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_VF6_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_VF6_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_VF6_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_VF6_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_VF6_GFXMSIX_PBA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_BIF_BME_STATUS …
#define regBIF_BX_DEV0_EPF0_VF7_BIF_BME_STATUS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_BIF_ATOMIC_ERR_LOG …
#define regBIF_BX_DEV0_EPF0_VF7_BIF_ATOMIC_ERR_LOG_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_DOORBELL_SELFRING_GPA_APER_BASE_HIGH …
#define regBIF_BX_DEV0_EPF0_VF7_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_DOORBELL_SELFRING_GPA_APER_BASE_LOW …
#define regBIF_BX_DEV0_EPF0_VF7_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_DOORBELL_SELFRING_GPA_APER_CNTL …
#define regBIF_BX_DEV0_EPF0_VF7_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_HDP_REG_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF7_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_HDP_MEM_COHERENCY_FLUSH_CNTL …
#define regBIF_BX_DEV0_EPF0_VF7_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF7_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL …
#define regBIF_BX_DEV0_EPF0_VF7_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_GPU_HDP_FLUSH_REQ …
#define regBIF_BX_DEV0_EPF0_VF7_GPU_HDP_FLUSH_REQ_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_GPU_HDP_FLUSH_DONE …
#define regBIF_BX_DEV0_EPF0_VF7_GPU_HDP_FLUSH_DONE_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_BIF_TRANS_PENDING …
#define regBIF_BX_DEV0_EPF0_VF7_BIF_TRANS_PENDING_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_NBIF_GFX_ADDR_LUT_BYPASS …
#define regBIF_BX_DEV0_EPF0_VF7_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_TRN_DW0 …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_TRN_DW1 …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_TRN_DW2 …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_TRN_DW3 …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_RCV_DW0 …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_RCV_DW1 …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_RCV_DW2 …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_RCV_DW3 …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_CONTROL …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_CONTROL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_INT_CNTL …
#define regBIF_BX_DEV0_EPF0_VF7_MAILBOX_INT_CNTL_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_BIF_VMHV_MAILBOX …
#define regBIF_BX_DEV0_EPF0_VF7_BIF_VMHV_MAILBOX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MM_INDEX …
#define regBIF_BX_DEV0_EPF0_VF7_MM_INDEX_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MM_DATA …
#define regBIF_BX_DEV0_EPF0_VF7_MM_DATA_BASE_IDX …
#define regBIF_BX_DEV0_EPF0_VF7_MM_INDEX_HI …
#define regBIF_BX_DEV0_EPF0_VF7_MM_INDEX_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_RCC_ERR_LOG …
#define regRCC_DEV0_EPF0_VF7_RCC_ERR_LOG_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_RCC_DOORBELL_APER_EN …
#define regRCC_DEV0_EPF0_VF7_RCC_DOORBELL_APER_EN_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_RCC_CONFIG_MEMSIZE …
#define regRCC_DEV0_EPF0_VF7_RCC_CONFIG_MEMSIZE_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_RCC_CONFIG_RESERVED …
#define regRCC_DEV0_EPF0_VF7_RCC_CONFIG_RESERVED_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_RCC_IOV_FUNC_IDENTIFIER …
#define regRCC_DEV0_EPF0_VF7_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT0_ADDR_LO …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT0_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT0_ADDR_HI …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT0_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT0_MSG_DATA …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT0_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT0_CONTROL …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT0_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT1_ADDR_LO …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT1_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT1_ADDR_HI …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT1_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT1_MSG_DATA …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT1_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT1_CONTROL …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT1_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT2_ADDR_LO …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT2_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT2_ADDR_HI …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT2_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT2_MSG_DATA …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT2_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT2_CONTROL …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT2_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT3_ADDR_LO …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT3_ADDR_LO_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT3_ADDR_HI …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT3_ADDR_HI_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT3_MSG_DATA …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT3_MSG_DATA_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT3_CONTROL …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_VECT3_CONTROL_BASE_IDX …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_PBA …
#define regRCC_DEV0_EPF0_VF7_GFXMSIX_PBA_BASE_IDX …
#endif