#ifndef ASIC_REG_ROT0_REGS_H_
#define ASIC_REG_ROT0_REGS_H_
#define mmROT0_KMD_MODE …
#define mmROT0_CPL_QUEUE_EN …
#define mmROT0_CPL_QUEUE_ADDR_L …
#define mmROT0_CPL_QUEUE_ADDR_H …
#define mmROT0_CPL_QUEUE_DATA …
#define mmROT0_CPL_QUEUE_AWUSER …
#define mmROT0_CPL_QUEUE_AXI …
#define mmROT0_CPL_MSG_THRESHOLD …
#define mmROT0_CPL_MSG_AXI …
#define mmROT0_AXI_WB …
#define mmROT0_ERR_CFG …
#define mmROT0_ERR_STATUS …
#define mmROT0_WBC_MAX_OUTSTANDING …
#define mmROT0_WBC_RL …
#define mmROT0_WBC_INFLIGHTS …
#define mmROT0_WBC_INFO …
#define mmROT0_WBC_MON …
#define mmROT0_RSB_CAM_MAX_SIZE …
#define mmROT0_RSB_CFG …
#define mmROT0_RSB_MAX_OS …
#define mmROT0_RSB_RL …
#define mmROT0_RSB_INFLIGHTS …
#define mmROT0_RSB_OCCUPANCY …
#define mmROT0_RSB_INFO …
#define mmROT0_RSB_MON …
#define mmROT0_RSB_MON_CONTEXT_ID …
#define mmROT0_MSS_HALT …
#define mmROT0_MSS_SEI_STATUS …
#define mmROT0_MSS_SEI_MASK …
#define mmROT0_MSS_SPI_STATUS …
#define mmROT0_MSS_SPI_MASK …
#define mmROT0_DISABLE_PAD_CALC …
#define mmROT0_QMAN_CFG …
#define mmROT0_CLK_EN …
#define mmROT0_MRSB_CAM_MAX_SIZE …
#define mmROT0_MRSB_CFG …
#define mmROT0_MRSB_MAX_OS …
#define mmROT0_MRSB_RL …
#define mmROT0_MRSB_INFLIGHTS …
#define mmROT0_MRSB_OCCUPANCY …
#define mmROT0_MRSB_INFO …
#define mmROT0_MRSB_MON …
#define mmROT0_MRSB_MON_CONTEXT_ID …
#define mmROT0_MSS_STS …
#endif